Wie zo'n lay-out gezien?

S

Stař

Guest
De layout is opgesteld in het beeld.Het gele gebied is Gate.De brede draad gebied actief zijn gebied.En van lay-out, zijn het actieve gebied van Drain en Source niet lijkt aan te sluiten.Ik kan er niet zeker van het beeld juist is.Maar ik heb gezien deze lay-out.Wie kan mij vertellen de functionele van dit apparaat?En zijn voordeel?
Sorry, maar je moet inloggen om deze gehechtheid

 
Eksperci z firmy antywirusowej ESET poddali analizie zagrożenie, które włamuje się do popularnych routerów i zmienia ich ustawienia. W konsekwencji próba połączenia użytkownika routera z serwisem Facebook lub wyszukiwarką Google może skończyć się zainfekowaniem maszyny zagrożeniem Win32/Sality, które zamieni komputer w zombie.

Read more...
 
Dit moet een HV mos transistor, wanneer de spanning wordt hoog zijn, de transistor is ingeschakeld, zal het kanaal gevormd.

 
Het voorkomen dat de hoge dichtheid eletric veld in een kant door uitbreiding van de afvoer LDD.Zoek chap12 van "De kunst van het analoge lay-out".U vindt dit boek gemakkelijk in dit forum.

 
Dit is een highvoltage transistor (LDMOS).De highvoltage mogelijkheid is bouw van de extentie van een goed uit de afvoer zijkant van de transistor en door verhoging van het kanaal weerstand.

 
Ja, dit is LDMOS.Zoals je kunt zien dat de afvoer niet wordt overlapping met de poort.Sommige serie weerstand is er met het kanaal.

 
Dit kan helpen bij het visualiseren van de LDMOS
Sorry, maar je moet inloggen om deze gehechtheid

 
Ik denk niet dat het een HV MOS, omdat de bron (of afvoer) is niet onder poly.Dus het op kanaal niet is aangemaakt.Ik denk dat het misschien een ESD-MOS beschermen.

 
Dit is zeker een LDMOS transistor.Wat ontbreekt is de N-Well onder de isolatie - zie dwarsdoorsnede gepost eerder.

 
Gedetailleerde informatie misschien vinden in dit boek:
"High Voltage bouwstenen en schakelingen in standaard CMOS Technologies"
door Hoessein Ballan, Michel Declercq
http://www.wkap.nl/prod/b/0-7923-8234-X
http://www.amazon.com/exec/obidos/tg/detail/-/079238234X/103-9712961-0986269?v=glance&vi=contents

 
Het moet een HVMOS.

Meeste LDMOS is getekend als een cirkel of iets dergelijks

 
een paper over dit soort cmos
Sorry, maar je moet inloggen om deze gehechtheid

 
<img src="http://www.edaboard.com/images/smiles/icon_surprised.gif" alt="Verbazing" border="0" />Ik denk dat dit een ESD-transistor.

 
Ja.Het moet een asymmetrisch HV MOS.Links wordt de bron en het recht zal worden drain dat zich zal blijven inspannen de hoge spanning.
ESD apparaten moeten asymmetrisch ruimte voor afvoer en de bron, maar geen noodzaak voor diff.

 

Welcome to EDABoard.com

Sponsor

Back
Top