Pijplijn ADC kalibratie

Heeft iemand het proefschrift bespreken van de behavioral model van pijplijnsnelheid ADC met behulp Verilog-AMS?

 
Ik moet ook info voor ADC kalibratie.Per ik weet is dit de Technique voor de berekening van de
fout coëfficiënten 1e paar stappen met enkele algoritme.

Ik wil ook weten wat de hardware-implementatie van deze

 
methods to calibrate the residuals!

Naar ik begrepen heb zijn er 3
methoden voor het ijken van de reststoffen!

1.Hardware gebaseerde methoden.Dus verandert er iets in de pijplijn.Bijvoorbeeld het meten of kalibreren referentie of residuele spanningen.

2.Meten met een DAC voor de resterende spanning met een binary search.Voor elk wat u voor het meten van twee waarden.Proces wordt door het overschakelen van de resterende fase-DAC-bits en met inachtneming van de vergelijkingslocatie stukje van de volgende fase.

3.Statistiek distributie methode die gebruik maakt van uniforme verdeeld testsignals en bereken vorm noneven verdeling van de positie van de reststoffen.

Elke andere?

 
wilt model de kalibratie van de pijpleiding ADC in Simulink, kan iemand mij helpen?
Thanks very much

 

Welcome to EDABoard.com

Sponsor

Back
Top