Laag energieverbruik cascode structuur vraag

T

tony_wu_ad

Guest
Beste allemaal:

Ik heb wat moeite met leren over laag vermogen cascode structuur, heb ik enkele boeken, maar geen van hen kan geven meer advies en analyseren over laag vermogen cascode structuur.

Iemand kan me wat advies over deze structuur?

Bedankt

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Lachten" border="0" />Sorry, maar je moet inloggen om dit onderdeel te bekijken koppelingseisen

 
probeer dit boek
http://www.edaboard.com/viewtopic.php?t=99896&highlight=gregorian

 
nevels schreef:

probeer dit boek

http://www.edaboard.com/viewtopic.php?t=99896&highlight=gregorian
 
Het ziet er brede zwaai cascode huidige spiegel.Als dit het geval is, dan kun je vinden in zowel John Martin en Grey & Meyer

 
haar gewone hoge swing cascode, zijn gebruikt, omdat op een eenvoudige lopende spiegel de spiegeling fout te wijten aan VDS mismatch is zeer hoog.Maar wanneer u een cascode structuur van de VDS van de bodem (mirroring) transistor wordt gecontroleerd door de cascode transistor en dus ook wanneer deze stroom wordt gespiegeld mirroring de fout zal worden negligible.just dit circuit in cadans en probeer het tweaken van de maten uit het leerboek maten, u zult begrijpen wat er aan de hand.Amarnath

 
analog_prodigy schreef:

Het ziet er brede zwaai cascode huidige spiegel.
Als dit het geval is, dan kun je vinden in zowel John Martin en Grey & Meyer
 
Ja, ik heb geprobeerd dit circuit eerder op een simulator.i got high output weerstand als een cascode structuur en withl weinig headroom

 
Hoi, Amarnath
De conclusie van allen'book was gebleken IREF = Iout wanneer W1/L1 = W2/L2 = W3 / 3 = W4/L4 en vbs = 0 ~

Maar hoe moet worden Vds1 = Vds3 in eerste?bedankt

 
Yiu vindt somuch gegevens in boeken en kranten voor analyse.Iout en IREF hoeft niet dezelfde waarde en zijn een hoog swing huidige spiegel.analytisch Gray en Holberg beter

 
hoi,Het ziet er brede zwaai cascode huidige spiegel.Als dit het geval is, dan kun je vinden in zowel John

Martin en Grey & Meyer

ook analoge CMOS design tekst boek.

 
zijn eenvoudige,
stelt de gate spanning van M2, M4, naar 2vdsat vijfde, zodat VDS van de spiegeling transistoren zijn equal.For het genereren van deze bias spanning van 2vdat Ve, kunt u gebruik maken van een transistor van 1 / 4 van de breedte van M1 , M2, M3, M4 (uitgaande van M1, M2, M3, M4 zijn van gelijke grootte).Bedankt
Amarnath

 

Welcome to EDABoard.com

Sponsor

Back
Top