S
s3034585
Guest
Hi Guys
In mijn ontwerp zijn er 2 clks opgeroepen als fastclk en slwclk en ze zijn gegenereerd met behulp van DCM.Ik gebruik een signaal dat uit slwclk domein naar een state machine trigger in snelle CLK.Maar voordat u deze i don't synchroniseren met 2 ffs geklokt door snelle CLK.Ik krijg nog steeds een aantal timing fouten en ik een niet te begrijpen.Kan iemand mij helpen begrijpen ..
Thanks in advance
Tama
de fout ---->
Slack:-1.899ns (eis - (gegevens pad - pad clock skew onzekerheid ))
Bron: gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwr_dn (FF)
Bestemming: gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwrdn_r (FF)
Eis: 0.003ns
Datapad Vertraging: 1.902ns (Niveaus van Logic = 0)
Clock Pad Skew: 0.000ns
Bron Klok: slow_clk stijgen op 110135.805ns
Bestemming Klok: fast_clk stijgen op 110135.808ns
Klok Onzekerheid: 0.000ns
Data Path: gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwr_dn te gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwrdn_r
Locatie type Delay Delay (ns) Fysieke Resource
Logische Resource (s)
------------------------------------------------- -- ------------------
SLICE_X86Y145.YQ Tcko 0.568 gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/transation_done
gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwr_dn
SLICE_X86Y144.BY netto (fanout = 1) 0,964 gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwr_dn
SLICE_X86Y144.CLK Tdick 0.370 gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwrdn_r
gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwrdn_r
------------------------------------------------- -- --------------------------
Totaal 1.902ns (0.938ns logica, 0.964ns route)
(49,3% logica, 50,7% route)
-------------------------------------------------- ------------------------------
In mijn ontwerp zijn er 2 clks opgeroepen als fastclk en slwclk en ze zijn gegenereerd met behulp van DCM.Ik gebruik een signaal dat uit slwclk domein naar een state machine trigger in snelle CLK.Maar voordat u deze i don't synchroniseren met 2 ffs geklokt door snelle CLK.Ik krijg nog steeds een aantal timing fouten en ik een niet te begrijpen.Kan iemand mij helpen begrijpen ..
Thanks in advance
Tama
de fout ---->
Slack:-1.899ns (eis - (gegevens pad - pad clock skew onzekerheid ))
Bron: gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwr_dn (FF)
Bestemming: gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwrdn_r (FF)
Eis: 0.003ns
Datapad Vertraging: 1.902ns (Niveaus van Logic = 0)
Clock Pad Skew: 0.000ns
Bron Klok: slow_clk stijgen op 110135.805ns
Bestemming Klok: fast_clk stijgen op 110135.808ns
Klok Onzekerheid: 0.000ns
Data Path: gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwr_dn te gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwrdn_r
Locatie type Delay Delay (ns) Fysieke Resource
Logische Resource (s)
------------------------------------------------- -- ------------------
SLICE_X86Y145.YQ Tcko 0.568 gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/transation_done
gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwr_dn
SLICE_X86Y144.BY netto (fanout = 1) 0,964 gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwr_dn
SLICE_X86Y144.CLK Tdick 0.370 gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwrdn_r
gen_coproc.i_copro_top/g1.0.si_c/i_vg_gray/dvwrdn_r
------------------------------------------------- -- --------------------------
Totaal 1.902ns (0.938ns logica, 0.964ns route)
(49,3% logica, 50,7% route)
-------------------------------------------------- ------------------------------