ik heb je hulp nodig

M

Mr.Doyle

Guest
Pleace, kan een me helpen dit probleem op te lossen .... Ik
ben met moeite .... echt ik heb je hulp nodig.

(a) Ontwerp de schakeling hieronder weergegeven zodat IDQ1 = 1 mA, IDQ2 = 2mA, VDSQ1 = 4V en VSDQ2 = 5V.De transistor parameters in het circuit in Fig.zijn: Kn1 = 0.1mA/V2, Kp2 = 1.0mA/V2, VTN1 = 2 V, VTD2 =-2V en λ1 = λ2 = 0.Het circuit parameters zijn: VDD = 10V, RS1 = 4kΩ en Rin = 200kΩ.Bereken de klein-signaal spanning krijgen Av = vo / vi.Bepaal de maximale symmetrische schommel in de uitgangsspanning.Stel dat de input is sinusoidaal met 10mV amplitude en frequentie 100kHz en alle condensatoren zijn 1uF.
(b) Indien een belasting van 1kΩ is aangesloten op het vo, wat zouden de nieuwe gewin.Redesign van de versterker zodanig dat de winst zal worden vrijwel onafhankelijk van de belasting.

en dit is de route:<img src="http://www.image-dream.com/membre/up/anonym/86806640766cb4046e28fa43fc66d447.jpg" border="0" alt=""/>Bedankt

 
Hoi

De parameters: Kn1 en VTN1 ..... zijn ze juist?

Als ik probeer te berekenen Vgs1 ik 6.47V, maar dit leidt tot een gate spanning van 10.47V maar exeeds de voedingsspanning van 10 V!

Groeten

 
Geen antwoord

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Huilen of zeer triest" border="0" />
 
Hoi

Ik heb het geprobeerd, maar met de gegevens kan ik niet zoeken naar een redelijke oplossing.Is er een W en L gegeven voor de transistors?
Anders moet ik de meeste verwijzen naar mijn vorige post.

Heeft u de oplossing?

PS
Neem een kijkje in Sedra & Smith ..... exellent boek

Groeten

 
Bedankt voor tryng ....
maar alle informatie wordt gegeven

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Huilen of zeer triest" border="0" />

... en dit boek dat ik hebToegevoegd na 16 minuten:tyassin .. Kunt u mij alle setps voor je proberen, alstublieft?

 
tyassin .. Kunt u mij alle setps voor je proberen, alstublieft?

 
Sorry heb geen oplossing voor uw probleem, maar ik zou suggereren dat de bouw van het circuit in SPICE voor starters en test verschillende weerstand waarden to find your way.

 
Hoi

U krijgt een bepaalde stroom van 1 mA in de eerste transistor en een bron van weerstand 4KΩ.U kunt de eerste berekening van de afvoer weerstand gewoon door te zeggen

V_drain = I * R_source VdS ..... waar VdS is gelijk aan 4V.

Dus de resitance is R_drain = (Vdd-V_drain) / I = (10-8) / 1 mA = 2KΩ

Nu als u gebruik maken van de vergelijking voor een FET aan verzadigde regio:

I = ˝ * Kn * (Vgs-VTN) ˛.Vgs = Gate-Source spanning

De Onbekend is Vgs, kunt u oplossen door de calculator en het zal u twee oplossingen, maar een juist is.

Met de gekozen Vgs u gebruik dit voor de berekening van de twee weerstanden bij de gate .... maar dit is waar ik heb een probleem,
want ik kan niet komen van een geldige oplossing.

Dezelfde aanpak kan worden gebruikt op de tweede tak.
Maar zoals vermeld in de vorige post, probeert te simuleren .... ik zou graag willen weten het antwoord of je doet.

Groeten

 
Citaat:

Met de gekozen Vgs u gebruik dit voor de berekening van de twee weerstanden bij de gate.
 

Welcome to EDABoard.com

Sponsor

Back
Top