FPGA laden van ROM

M

meetspraveen

Guest
hoi,
kan iemand mij uitleggen, hoe FPGA wordt geladen vanuit ROM automatisch bij het opstarten?
explan de logica achter?

 
Hi Praveen,
De FPGA aangaat JTAG-modus, dit is verzorgd door on-chip Power PC.Zodra de JTAG is ingeschakeld de FPGA geconfigureerd is gebaseerd op de informatie aanwezig in het ROM of Flash.Zodra de FPGA geconfigureerd is dan JTAG is uitgeschakeld en de FPGA treedt in normale werking

Als u twijfelt u kunt vragen
Thanks and Regards
satyakumar

 
hi satya
er is dus PowerPC, die de JTAG te FPGA.where PowerPC-chip located.on belasting staat betekent?

 
Hi Praveen,
In FPGA de PowerPC aanwezig is, kan het externe worden in sommige oude versie FPGA meestal het gaat met flash

 
hi satya,
dus PowerPC is ingebouwd in alle FPGA, wat zijn de andere werken van PowerPC binnen FPGA? of PowerPC wordt gebracht als een kern?

Of
PowerPC zal zo periperal FPGA te komen (middelen buiten FPGA)? Is het gekoppeld terwijl boord ontwerp?

 
Het bijgevoegde bestand is de verbinding van prom met FPGA en de FPGA acces met prom.check out is het nuttig

groeten
raj
Sorry, maar je moet inloggen om deze gehechtheid

 
Hi Praveen,
Het document verstuurd door rajsrikanth legt duidelijk over hoe een configuratie is geladen FPGA en de daarmee samenhangende logica.
Er is geen punt in het bijhouden van de PowerPC uit kant FPGA, de belangrijkste functie is het configureren van FPGA.Als we PROM zijn omvang is groot en desipates aanzienlijke hoeveelheid stroom tijdens runtime.Dus, om zijn afval te houden binnen de FPGA.Maar in de laatste versie van de PROM FPGA is ingebouwd, dit is posible na het bestrijden van enkele nadelen.

 
De bijlage wordt verwijderd.
Kan iemand pl uploaden opnieuw

Kinjal

 
hier is de bevestiging ..

http://www.edaboard.com/viewtopic.php?p=908011 # 908011Toegevoegd na 2 minuten:eek:f op zoek naar een aantal andere toebehoren ... kidly antwoord met details

 
xapp482.pdf beschrijft een bijzondere situatie - het downloaden van programma-code uit PROM in de CPU in de FPGA.Echter, de meeste FPGA's geen embedded processor (zoals de PowerPC), en de meeste FPGA projecten geen gebruik geen zachte CPU-core (zoals MicroBlaze).

De meeste FPGA's downloaden van hun configuratie serieel uit een speciale flash PROM dat is ontworpen om te praten met de bijzondere aard van de FPGA.(De PROM-to-FPGA-verbinding is niet JTAG.) Sommige FPGA's kunnen hun configuratie te downloaden van een gewone parallelle PROM met reguliere adres en data lijnen.Hier zijn een aantal Xilinx configuratie Proms:
http://www.xilinx.com/products/silicon_solutions/proms/index.htm

 

Welcome to EDABoard.com

Sponsor

Back
Top