A
asdfjkl99
Guest
Ik ontwierp een CPPLL met de SMIC 018um de Ouput daarvan is 480MHz.Ik gebruikte de ring oscillator voor de VCO.Wanneer heeft het post-layout simulatie van de VCO, Ik vond het resultaat daarvan is heel anders met het resultaat van de pre-layout simulatie.zoals wanneer de inbreng van de VCO is 1.3v, de output frequentie 300m in post-sim terwijl 500M in pre-sim.Is dit goed?