Zero huidige startup circuit in low power bandgap

S

she_long

Guest
Het is een normale stroomloos opstarten circuit denk ik, en ik wil om het te gebruiken in een laag vermogen bandgap. Maar iemand verteld dat er is [COLOR = "# FF0000"] opstarten risico [/COLOR] in het echte chip. Kan iemand vertellen het detail analyse en hoe het te simuleren.
 
Ik denk dat het geen risico zolang het opstarten dop is groter dan de andere 2 caps in het circuit (incl. hun parallelle parasieten). Dwz de aanloopstroom moet minstens stromen zo lang totdat de knooppunten met vertraging caps worden geregeld in een stabiele OP. Om een ​​veilige opstarten te controleren, zou ik aanbevelen aan een zeer langzaam opkomende macht te gebruiken tot te leveren aan de orde van 100ms.
 
Het probleem met capacitieve gebaseerde startup circuits is dat niet robuust is. Het kan zijn dat niet alleen traag startups te simuleren, maar ook onderspanning voorwaarden. Het kan geven veel hoofdpijn als u een zeer strenge criteria op uw bandgap opstarten.
 
Ik ben het met schaakmat. Soms is het niet voor echt silicium.
 

Welcome to EDABoard.com

Sponsor

Back
Top