Xilinx Help

P

pyth2004

Guest
Ik gebruik de Digilab 2E.De Xilinx download programma vertelde mij was succesvol programma en controleert de Xilinx (XC2E200) door JTAG, maar er is geen alle uitgangen van de Xilinx pinnen voor alle ingangssignalen (de locatie van input en output pinnen worden gecontroleerd correct) Wat is het probleem van het?Heeft iemand kan me helpen?

Ook het controleren van de Xilinx of afgebroken of niet?Thanks a lot

 
Heeft u een kijkje nemen op grond van
Implementeren Design> Plaats & Route> View / Edit Geplaatst Design indien er sprake is van alle correct?

 
pyth2004,

Soms moet je programma de FPGA en alles lijkt ok, maar wanneer u het op de hardware van de FPGA werkt niet, omdat er misschien een fout circuit in de raad Schematische.

Check dit:

1) Zorg ervoor dat VCCO en VCCINT krijgt het recht Spanningen
2) Zorg ervoor dat uw FPGA is getting a Klok
3) Zorg ervoor dat de "Klaar" signaal is hoog die is gevestigd op de FPGA

 
andonie12 schreef:

pyth2004,Soms moet je programma de FPGA en alles lijkt ok, maar wanneer u het op de hardware van de FPGA werkt niet, omdat er misschien een fout circuit in de raad Schematische.Check dit:1) Zorg ervoor dat VCCO en VCCINT krijgt het recht Spanningen

2) Zorg ervoor dat uw FPGA is getting a Klok

3) Zorg ervoor dat de "Klaar" signaal is hoog die is gevestigd op de FPGA
 
help

I dunno waarom mijn Xilinx kan niet opstarten (alle havens zweeft) na succes programmeren.

 
kunt u uw project?

Heeft u het bord verificatie van digilent?
http://www.digilentinc.com/Data/Products/D2E/D2E-demo.zip

 

Welcome to EDABoard.com

Sponsor

Back
Top