Wat is Miller Plateau?

Als je kijkt naar de datasheet van een MOSFET, in de poort laadkarakteristiek zie je een vlak en horizontaal gedeelte. Dat is de zogenaamde Miller plateau. Wanneer het apparaat schakelt, is de gate-spanning eigenlijk vastgeklemd aan het plateau spanning en blijft daar totdat er voldoende rekening is toegevoegd / verwijderd voor het apparaat te schakelen. Het is nuttig bij het schatten van de rij-eisen, omdat het je vertelt de spanning van het plateau en de benodigde kosten om het apparaat te schakelen. Zo kunt u berekent de werkelijke poort aandrijving weerstand, voor een bepaalde schakeltijd. Geïnjecteerde De kosten bedragen: Qgate = Igate * TSW Maar Igate = (Vcc-Vplateau) / Rgate waar Vcc is de voedingsspanning van uw driver (eigenlijk moet zijn piek uitgangsspanning worden, maar vaak dat is wat we gebruiken voor een snelle schatting van ). Zo kunt u Rgate om de gewenste TSW te verkrijgen, voor een bepaald apparaat. Qgate is het verschil tussen de kosten die aan de uiteinden van het plateau. Kijk naar de foto. De Miller plateau is in het midden. Het plateau spanning is ongeveer 1,8 V, en de vereiste poort heffing is 2,2-0,7 ≈ 1.5nC. Dit is een zeer snelle, low power-apparaat. Andere apparaten, zoals power MOSFETs, hebben poort kosten in de tientallen en honderden nanocoulombs.
 
Mos (ook BJT), terwijl zetten (VGS> Vt) Laat Gate capaciteit te verhogen. VGS spanning blijven fix omdat Q / C verblijf op te lossen. In dit hoofdstuk bekende Miller plateau. Vg toenemen na de Cdg condensator variatie stoped. (Dit effect is hetzelfde bij de afslag proces)
 
Als ik weet dat de POWER MOSFET afmetingen, Gate weerstand en Output condensator waarde kan ik het Miller plateau spanning te berekenen voor verschillende waarden van de output condensator? [/B]
 

Welcome to EDABoard.com

Sponsor

Back
Top