Wat is de nieuwste ontwikkeling van Analog EDA?

H

hoteagle

Guest
Ik ben een master student die wil gaan op mijn Ph.D.studie over Analoge EDA.Het meeste onderzoek ervaringen van me houden verband met VLSI fysieke ontwerp, zo zijn er een aantal kranten waarin de algemene beschrijving van dit gebied met de nadruk op ontwikkeling en de nieuwste trend?

Het zal zeker nodig zijn voor een eerstejaars als ik op dit gebied.Grote dank aan jou.

 
Mijn verlanglijstje
1) D / A co-sim
2) Nauwkeurigheid & & snelheid
3) LPE

 
hoteagle schreef:

Ik ben een master student die wil gaan op mijn Ph.D.
studie over Analoge EDA.
Het meeste onderzoek ervaringen van me houden verband met VLSI fysieke ontwerp, zo zijn er een aantal kranten waarin de algemene beschrijving van dit gebied met de nadruk op ontwikkeling en de nieuwste trend?Het zal zeker nodig zijn voor een eerstejaars als ik op dit gebied.
Grote dank aan jou.
 
Ik
heb gehoord over bedrijven doen EDA voor analoge schakeling synthese - een van hen is Analog Design Automation.Ik denk dat hun benadering is gebaseerd op de ontwikkeling van een soort van een expert-systeem plus optimalisatie.Persoonlijk hoop ik dat ze niet slagen in de nabije toekomst of groot deel van het plezier doen analoog ontwerp zal worden gegaan.Maar dit is slechts mijn bescheiden mening

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Lachten" border="0" />
 
dank voor uw bericht,
*****************************************
1."tlihu": het eerste item dat u genoemd is echt heet in mijn ogen.het relats met gemengde signaal ontwerp en simulatie die is ook de belangrijkste onderzoeksgebied Ik ben geïnteresseerd in (uiteraard EDA voor dit gebied).De tweede is het gezond verstand voor alle circuit design.De derde, ik denk dat er veel goede EDA-tools en het betrekking heeft, niet alleen met analoog, maar digitaal en fysica.Ik heb gebruikt Dracula uit Cadence en EPIC (PowerMill, TimeMill) uit Sysnopsys, maar niet bekend.Magma heeft ook op dit gebied voor DSM ontwerp.
*****************************************
2."andy2000a": hoe weet je dat deze analoge EDA-tools?Heeft u vaak gebruik van analoge instrumenten?De meest vaak eda gereedschap ik of mijn vriend gebruikt Virtuoso Mix-Signaal ontwerp Milieu.Ik weet het niet is er een bedrijf gebruik analoge synthesizer doen er analoog ontwerp.Meest voorkomende wat ik weet is de goedkeuring van sommige analoge onderzoektijdvakken en re-design hen om deze geschikt te maken aan de definited en SOC chip milieu.Heb ik gelijk?Ik weet niet veel over de analoge eda tools' gebruik toestand in het bedrijf.
**************************************
3, "sutapanaki"
Ik ben het met u

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Lachten" border="0" />

Mijn vriendin is ook een analoog design engineer en ze vertelde me het werk neemt pijnen en enige persoon als haar die voortbestaande op een bepaalde zaak voor een lange termijn kan het goed.Ik denk dat ik kan het probleem oplossen met een aantal eenvoudige instelling en laat alle moeilijke dingen voor de computer doet.Dan hebben wij meer tijd om een wandeling of ga naar de film huis.

Bedankt voor uw hulp en wacht op meer.

Gelukkig nieuwjaar.

 
Hi hoteagle,

Ik heb een idee voor een hulpmiddel.Ik heb pijnlijke ervaring met gemengde signaal projecten met ongeveer 50 analoge blokken en ongeveer 20 standen.

Dus signaal normale werking van de blokken wordt gecontroleerd door middel van simulatie.Ook samenwerking / coexistance / coimmunity wordt gesimuleerd.

Maar wat pijn doet is dat sommige blokken niet uitschakelen voltooid.Ze lekken enkele nA tot mA.In de simulatie ze lekken pA in off-modus.De reden is dat ze hebben "analoge drijvende poorten".Dat is een aantal knopen worden gemaakt op hoge impedantie in off-modus.Maar het potentieel van dat knooppunt is afhankelijk van de aandoening of ongecontroleerd proces varieert met de tijd.Verdere dit knooppunt station een voorziening die het huidige verbruik ..

Naar mijn inzicht een instrument dat de aandacht dergelijke oneigenlijke ontwerpen is niet beschikbaar en ook niet besproken in het onderzoek (IEEE Circuit & Systems en dergelijke).Het zou kunnen werken door traversing de platte netlist en het gebruik van de eigenschappen van een exsiting operationele punt analyse.

 

Welcome to EDABoard.com

Sponsor

Back
Top