wat gebeurt er als wachttijd van meer dan setup-tijd

K

Kil

Guest
hi all
Ik heb een vraag voor alle plz hgelp mij

Wat gebeurt er wanneer houd tijd (15nsec) hoger dan setup-tijd (3nse)
dan of we kunnen abale om de klokfrequentie berekenen wanneer vermeerdering dealy wordt verstrekt (zeg 4nsec) .............mijn DOUT is wat er zal gebeuren whe houden tijd is veel meer dan setup-tijdwanneer u een sequentiële schakelingen voor de berekening van setup-time klok freq timing en andere dingen voor interviews plz hebben doen toekomen mij

plz of suggereren enkele goede sites voor hen

krushi

 
Ik denk dat in het algemeen houden de tijd en setup tijd zijn VN-corelated!elkaar!

 
Ik denk dat er geen verband bestaat tussen setup en hold time

voor normale tot flop flop pad dwz

FF1 -> combinatorische logica met vertraging (TD) -> FF2indien FF1/FF2 klok q vertraging is TCQ en het opzetten en houd tijd zijn ts en th dan is de fundamentele vergelijkingen

TC> TCQ ts td
th <TCQ td

Dit is de basis van alle ontwerpen flop basis.<img src="http://www.edaboard.com/images/smiles/icon_idea.gif" alt="Idea" border="0" />
 
Hoe vind ik de waarde van TS?is het instellen van tijd lib element of FF's?Groeten,
Dr.farnsworth

 
Kerel,

Setup en Hold tijden zijn niet betrekkingen met elk other.It is eigendom van de FFS in de bibliotheken.Check hieronder

http://www.edaboard.com/viewtopic.php?t=152590&highlight=hold

 
De enige relatie tussen wachttijd en setup tijd is:
th (hold) ts (setup)> = 0,
dit is een zeer belangrijk concept, vooral als u voldoet aan de negatieve waarde van de tijd te houden.

Met vriendelijke groet,
Jarod

 
voorwaarde dat uw klok periode> houd tijd setup tijd, moet er geen probleem.

wanneer houd time = 3ns, setup time = 1ns (ingedrukt> setup tijd), en uw klok periode = 10ns

zo, tijd weg te houden, moet ur signaal aankomen achterschip 3 ns, setup-tijd betekent dat uw signaal moet vóór (10 - 1) = 9 ns,

ur signaal zou dus aankomen op de x-ns, waar 3 <x <9.

 

Welcome to EDABoard.com

Sponsor

Back
Top