wat C (at) vertrouwen firstencounter2.1 voor linux?

G

gqxfw

Guest
Wie kan voeren cadans firstcounter2.1 voor linux?
bedankt

 
Hallo, iedereen:

FE is niet alleen een plattegrond tools.Eigenlijk wel een heleboel:
1) definitief juridische positie met logica groep beperkingen
2) route route, het
is een detail route gewoon overslaan de search & reparatie
3) uiteindelijke kracht struct.ontwerp en de macht route.
4) IPO
5) CTS
6) snel 2.5D RC extractie (1M gatecountes draait op meerdere seconden)
7) IR vervolgkeuzelijst analyse<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Koel" border="0" />

geïntegreerde DC & STA
9) ondersteuning hier.ontwerp:
a) partitie
b), blok-pins optimaliseren op basis van parcours route
c) hier.klok boom synthese

en het belangrijkste is dat het draait zo snel!voor mijn 5M ontwerp, ik kan lopen 2 ~ 3 iteraties in een dag!de beste instellingen heb ik gezien.

 
I dont think fe kan doen zo veel dingen.Cadans hebben een set van tools genaamd SOC waaronder firstencounter, RTE, Simplex enz. Het ondersteunen van de werkzaamheden van VDSM backend ontwerp.

 
ja, ik weet het, CDN nieuw product SOC-Encounter is FE SEPKS CELTIC NANOROUTE.Maar FE kan echt doen wat ik zei.
PKS wordt gebruikt voor het moeilijke tijdstip afsluiting blok.CELTIC overspraak is een analyse-instrument, maar geïntegreerd in PKS en FE-interface nu.Nanoroute nu native geïntegreerd in SOC-E in 2002.3 release.dat wil zeggen de laatste detail route moeten nu niet dump uit LEF DEF en beroepen nanoroute en de invoer van de LEF DEF afmaken routing en dump weer en lezen terug naar FE.Nu is de nanoroute motor is een deel van de SOC-E.very cool!

 
Dat klopt, maar hoe over de prestaties?Ik denk niet dat het goed genoeg om alles.

 
Ik ooit geprobeerd een 2M gate telt ontwerp, STD-cellen als 500K poorten.
meer dan 120 ram modules.FE slechts 45min en parcours route besteed
ongeveer 20min.RC winning besteed gewoon enkele seconden.kunt u vinden alle andere instrumenten die kunnen rijden, zo snel?dit is echt high performance!en vergeet niet de plaatsing heeft de tape-out kwaliteit.Ik hou van deze tool.

 
Volgens Samsung halfgeleiderelementen interne proberen lopen, Cadence FE is de beste prestaties instrument om meer dan 10M gate tellen,
te vergelijken met Synopsys pc.

 
Is SE54 heeft linux versie.

First Encounter FE100
------------------------------
SOC22 FE100 CD
SPR50 80000
------------------------------

SOC Encounter
------------------------------
SOC22 FE200 CD
SPR50 80000
DSM54
RTE11
------------------------------

 
net_light schreef:

Ik ooit geprobeerd een 2M gate telt ontwerp, STD-cellen als 500K poorten.

meer dan 120 ram modules.
FE slechts 45min en parcours route besteed

ongeveer 20min.
RC winning besteed gewoon enkele seconden.
kunt u vinden alle andere instrumenten die kunnen rijden, zo snel?
dit is echt high performance!
en vergeet niet de plaatsing heeft de tape-out kwaliteit.
Ik hou van deze tool.
 
Als ik SOC.Zij vragen mij om de werkorder bestand.Het
is een bestand gecodeerd sommige ascii tekst.Heeft iemand de oplossing voor by-pass deze stap te installeren SOC.

 

Welcome to EDABoard.com

Sponsor

Back
Top