Waarom geen gebruik maken van interne Tri-state in ASIC?

D

davyzhu

Guest
Ik vond veel IP-kernen (bijvoorbeeld Amba bus) bieden geen ondersteuning voor interne Tri-state, lijkt we moeten vermijden tri-state in de ASIC-ontwerp, maar waarom niet gebruiken, en welke technieken om deze te vervangen?

Groeten,

Davy Zhu

 
U kunt gebruik maken van Tristate in de top-design.tri-state logica nodig uitschakelen logica in DFT.

 
Met behulp van Tristate logica vermindert de testbaarheid van het circuit.Een Tristate bus moet worden aangestuurd door slechts een bron in een tijd anders te wijten aan de bus stelling van het apparaat kunnen beschadigd raken.Dus de test patroon gebruikt voor het controleren van de fabricagefouten kunnen veroorzaken een bus stelling en het apparaat beschadigen ....Dus een oplossing is het gebruik van een Multiplxed Bus zoals Amba AHB.
Laatst gewijzigd door eda_wiz op 28 maart 2006 16:59; bewerkt 1 keer in totaal

 
Hoewel Tristate logica kunnen worden vastgesteld in DFT,
maar nog steeds beperkt de test dekking en vergt inspanning.Ook, het
is niet aanbevolen om gebruik Tristate logica, want niemand kan zo zeker van dat de logica is volkomen juist, dat voorkomt dat de bus stelling gebeurt op deze tri-state-bussen.Wanneer geen van de tri-state buffers rijdt de bus, de bus is enigszins floating, die leidt tot enorme stroomverbruik.Om dit op te lossen, ontwerper moeten de bus-houder of logisch garanderen dat er altijd ten minste een bestuurder.En .....
Kortom,
niemand wil deze problemen ...

 
1.Te vergemakkelijken synthese stroom
2.Te vergemakkelijken STA stroom
3.Om te voorkomen dat DFT kwesties
4.Tri-state lange draad is moeilijk om de route

 
Het veroorzaakt problemen int hij DFT, maar het is niet verboden in ASIC.Al duurt het is extra Xiao-Xin ...

 
Het is niet altijd slecht te gebruiken interne 3-state bus / es enige tijd kunt u
gebruiken om iets te verminderen routing conjestion ten koste van andere complicaties.

 
1.Te traag (R * C verhoogd omdat R verhoogd wanneer het draait om Hi-Z-stand).
2.Meer macht consuption (altijd teveel fanout moet in dezelfde tri-state-draad).
3.DFT kwesties.

 
CatKing schreef:

1.
Te traag (R * C verhoogd omdat R verhoogd wanneer het draait om Hi-Z-stand).

 
tri stand kunt opslaan chip gebied,

alle dingen zijn beide aspecten slechte en goede aspect.

tri stand kan veroorzaken STA en DFT problemen.

 
interne Tristate kunnen verhogen energieverbruik,

en verhoging van
de DFT moeilijkheden.
davyzhu schreef:

Ik vond veel IP-kernen (bijvoorbeeld Amba bus) bieden geen ondersteuning voor interne Tri-state, lijkt we moeten vermijden tri-state in de ASIC-ontwerp, maar waarom niet gebruiken, en welke technieken om deze te vervangen?Groeten,Davy Zhu
 
Tri-state oorzaken DFT probleem want je kunt niet precies weten de toestand van de uitgang.

 

Welcome to EDABoard.com

Sponsor

Back
Top