vraag versterker lay-out

A

abdoeng

Guest
hallo allemaal, ik ontwerp een LNA, na afwerking layout heb ik
voetafdruk van de versterker als in de gegevensbladweergave, zoals u ziet in de afbeelding is
deze wijziging verandert het s par.simulation, althougth ik ze
na tl gesimuleerd (i gezet random) die ik ken deze elementen verminderen
condensator koppeling tussen de versterker pinnen
pls voor wie het ontwerpen van een echte versterker.
help me pls
groeten
Sorry, maar je moet inloggen om dit onderdeel te bekijken koppelingseisen

 
Kunt u ons meer details van je ontwerp, bijvoorbeeld die frequentie?

Van de lay-out, denk ik dat u gebruikt FET en de versterker werkt op een zeer hoge frequentie, omdat de radiale stub in het ontwerp zijn erg klein.Als dat zo is, denk ik dat de koppeling tussen de in-layour shoud worden overwogen.Heb je ook de grond via het effect op uw ontwerp?

 
WalterChan schreef:

Kunt u ons meer details van je ontwerp, bijvoorbeeld die frequentie?Van de lay-out, denk ik dat u gebruikt FET en de versterker werkt op een zeer hoge frequentie, omdat de radiale stub in het ontwerp zijn erg klein.
Als dat zo is, denk ik dat de koppeling tussen de in-layour shoud worden overwogen.
Heb je ook de grond via het effect op uw ontwerp?
 
doe je je ontwerp in PCB?uit mijn ervaring, design boven 5GHz moet gebruiken EM simulator.De koppeling en parasitaire effect tussen de lay-out maken uw schematische simulatie te mislukken.

 
WalterChan schreef:

doe je je ontwerp in PCB?
uit mijn ervaring, design boven 5GHz moet gebruiken EM simulator.
De koppeling en parasitaire effect tussen de lay-out maken uw schematische simulatie te mislukken.
 

Welcome to EDABoard.com

Sponsor

Back
Top