Vraag over LDO op de chip?

L

Letan

Guest
Als ik een LDO gebruiken, moet ik een condensator aan de uitgang (microfarad).Maar als ik het ontwerp van een LDO spanning op de chip te leveren voor een aantal blokken op de chip, hoe moet ik doen om condensator aan de uitgang van afname (totaal condensator op de chip 1nF).Please help me.
Bedankt.

 
ik weet, dit keer, kunt u pin op de output van de LDO, zodat de grote dop kan worden uit-chip

Letan wrote:

Als ik een LDO gebruiken, moet ik een condensator aan de uitgang (microfarad).
Maar als ik het ontwerp van een LDO spanning op de chip te leveren voor een aantal blokken op de chip, hoe moet ik doen om condensator aan de uitgang van afname (totaal condensator op de chip 1nF).
Please help me.

Bedankt.
 
Meestal deed ik net als engronger gezegd.Sluit een grote pet buiten.

 
eens, waarschijnlijk moet er een off-chip dop @ PAD en jr LDO zal verbinden met pad.Ook de laad-stroom groot (in termen van mA )....... lijkt dit kan een te grote stroom in jr chip intern ....

Als een apparaat nodig is om stabiele Vo te verstrekken aan interne blokken, LDO .... ik denk dat kan niet de beste aanpak, omdat mag worden slechts twee fasen AMP (vanaf alogrithm oogpunt, vergelijkbaar met LDO) kunnen doen .. .... Dit is wat ik denk ...

 
Letan wrote:

Als ik een LDO gebruiken, moet ik een condensator aan de uitgang (microfarad).
Maar als ik het ontwerp van een LDO spanning op de chip te leveren voor een aantal blokken op de chip, hoe moet ik doen om condensator aan de uitgang van afname (totaal condensator op de chip 1nF).
Please help me.

Bedankt.
 
Hi all,

waarschijnlijk moet er een off-chip dop @ PAD en jr LDO zal verbinden met

pad.Ook de laad-stroom groot (in termen van mA )....... lijkt dit kan een te grote stroom in de chip intern ....Als een apparaat nodig is om stabiele Vo te verstrekken aan interne blokken, LDO .... i guess mag

de beste aanpak, omdat kan worden slechts twee fasen AMP (vanaf alogrithm oogpunt, vergelijkbaar met LDO) kunnen doen

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />thanx ......

 
Hoi,

Als de belasting regeling spec van de LDO is niet erg strak (weinig 100mV daling is toegestaan) Ik bedoel, het wordt gebruikt voor een digitale levering dan kun je gebruik maken van een NMOS type bron volgeling fase die niet de output node dominante pole en dus je kan de poort als dominante pole (door enkele tientallen pF cap) en u hebt nog geen chip off cap.

Als je een hoge verordening, dan zal ik denk dat je MOET een off-chip cap.

Groeten,
Jitendra Dhasmana.

 

Welcome to EDABoard.com

Sponsor

Back
Top