G
giggs11
Guest
Hi guys,
Ik wil graag weten over HDL simulatie proces.Hoe werkt het ...?Ik meestal gebruik van een FPGA ontwerp entry tool zoals QuartusII voor HDL-simulatie, maar ben ook bewust van tools zoals VCS dat kan het werk doen.
Dus, mijn vraag is .... is de HDL-simulator kaart het ontwerp tot een bepaalde bibliotheek voor functionele simulatie ...?Bijvoorbeeld in een FPGA gebaseerde HDL Simulator .... heeft het hulpprogramma kaart het ontwerp aan de FPGA cel bibliotheek voor simulatie ...?want als het niet toewijzen aan een cel-bibliotheek, hoe is het in staat om de juiste timing afhankelijk sim functionaliteit te leveren.resultaten ..?
Ik ben ook nieuwsgierig van de gate-level simulatie.Ik weet dat na de synthese met behulp van Synopsys DC ... we hebben de doelstelling van de ontwerpen aan P & R, maar is er een manier om de functionaliteit van de gesynthetiseerde ontwerp voor P & R. .. Is dit waar VCS komt in en daarmee het vereiste van een bibliotheek voor VHDL controleren de stap ...?
Bedankt.
Ik wil graag weten over HDL simulatie proces.Hoe werkt het ...?Ik meestal gebruik van een FPGA ontwerp entry tool zoals QuartusII voor HDL-simulatie, maar ben ook bewust van tools zoals VCS dat kan het werk doen.
Dus, mijn vraag is .... is de HDL-simulator kaart het ontwerp tot een bepaalde bibliotheek voor functionele simulatie ...?Bijvoorbeeld in een FPGA gebaseerde HDL Simulator .... heeft het hulpprogramma kaart het ontwerp aan de FPGA cel bibliotheek voor simulatie ...?want als het niet toewijzen aan een cel-bibliotheek, hoe is het in staat om de juiste timing afhankelijk sim functionaliteit te leveren.resultaten ..?
Ik ben ook nieuwsgierig van de gate-level simulatie.Ik weet dat na de synthese met behulp van Synopsys DC ... we hebben de doelstelling van de ontwerpen aan P & R, maar is er een manier om de functionaliteit van de gesynthetiseerde ontwerp voor P & R. .. Is dit waar VCS komt in en daarmee het vereiste van een bibliotheek voor VHDL controleren de stap ...?
Bedankt.