Veiligheids-circuit in een LVDS-receiver

M

malikmunish

Guest
Hoe kan men uitvoeren Fail-Safe circuit voor LVDS-receiver die rechtstreeks gekoppeld is.Er zijn fail-safe circuits gevonden voor de ontvanger die capacitief gekoppeld.Maar, is onze eis fail-safe circuit voor LVDS-receiver zonder capacitieve koppeling.

OF

Kan iemand vertellen hoe op te sporen een nul differentieel signaal ontvangen door de LVDS-ontvanger, terwijl de opsporing willekeurige LVDS gegevens?

 
Ik weet niet of je er iets over hebben: Voor RS485 u gebruik maken van een bias circuit.Gewoon een weerstand van VCC om input, weerstand (562?) Tussen input / inv.ingang (130?, terminator) en een weerstand (562?) uit GND naar inv.input

In dit verband zij hebben een voorbeeld van een failsafe LVDS-receiver.
http://www.national.com/an/AN/AN-971.pdf (pagina 3-4)

 
de laatste vraag hangt af van uw comparator structuur in de ontvanger - als u een ontvanger die de hysteresis eisen van ieee1594 opzichten aan te passen dan je misschien van dat een soort van window comparator functie neer die alow u een nul diff signaal sporen hebben ...

ten minste dit is een manier om het te doen ...

 
Fail-safe wordt gebruikt om hoge sporen-Z staat, ik denk dat je kunt een pull_up RES gebruik, en het ontwerpen van een circuit dat wanneer de ingang commod spanning groter is dan SPEC, de output hoog is.

 

Welcome to EDABoard.com

Sponsor

Back
Top