Vdd min = Vt, n | Vt, p |?

K

kweijun

Guest
Ik heb gelezen dat in een CMOS boek.Zij verklaarde dat de minimale voedingsspanning, Vdd min, zodat een CMOS inverter aan het werk gelijk is aan NMOS drempel spanning, Vt, n PBO drempel spanning, Vt, blz.

De vraag is,
Aangezien slechts een van de MOS in een CMOS inverter zal uitvoeren op een bepaald moment, moet de Vdd min worden ≥ Vt, n toch?

 
Er is geen strikte afgesneden punt.In plaats van de huidige versus spanning zal de afhankelijkheid van doorvoer in de exponentiële domein.Als u simuleren de selfoscillation van een ringoscillator VDD dan krijg je een lineaire afhankelijkheid boven uw drempel, dan krijg je een exponentieel.Deze streek heet subthreshold.

 
In een CMOS NMOS en een PMOS transistor aangesloten op een zodanige wijze dat
wanneer NMOS turn-over PMOS moet uitgeschakeld,
en vice versa.
veronderstellen wanneer ingangsspanning gelijk aan VTN-0.01V, dan NMOS is uitgeschakeld..

en
PBO's moeten worden ingeschakeld.

Zo moet VCC (VCC> = | VTP | VTN).

Groeten,
Davood.

 
Als de voedingsspanning lager is dan (VTN | VTP |), is er een onbepaald logische uitgang.
bijvoorbeeld wanneer de Vdd = 1V, input voltage = 0.8V, VTN = 0.7 & | VTP | = 0.7.

 

Welcome to EDABoard.com

Sponsor

Back
Top