stroomverbruik in CMOS

V

vlsitechnology

Guest
Wanneer BJT rijdt NMOS dan wt zal het stroomverbruik worden??en die macht noemen we?dynamische, statische, of kortsluiting macht??

En ook mij vertellen wanneer BJT is doen de huidige stromen in NMOS????zo ja hoe en wanneer er geen waarom en hoe?Of de directe vraag is hoe CMOS beter is in Stroomverbruik vergelijken met BJT??Circuit niveau kan iemand uitleggen????

Gelieve het zeer belangrijk vraag van INTEL .........

 
Hi ...
Statische disipation macht is de macht afgevoerd wanneer de ingangen niet veranderen ...
In CMOS gebruiken we aanvullende middelen voor de pull-up en pull-down netwerk ...
Dus wanneer ofwel aan de andere is uitgeschakeld ...zo natuurlijk is er geen directe weg tussen VDD en Gnd ...Alleen pad bestaat tussen de output en Vdd of de output en Gnd ...
Overwegende dat BJT wanneer de BJT in verzadiging Vcc is de verbinding met de Gnd door Rc en de output weerstand van de BJT ...heeft dus statisch vermogendissipatie ...
Als je de output van een BJT's aansluiten op de ingang van een CMOS poort zal er geen vermogendissipatie in de CMOS gate als poort is oneindig ip imedance en trekt zelf geen stroom ...Er is echter statisch vermogendissipatie in de aangesloten BJT ...

 

Welcome to EDABoard.com

Sponsor

Back
Top