Vanwege de variatie je eindigen met een bereik van waarden voor RC geëxtraheerd netten proces.Typisch, groter draden hebben meer C en minder R, kleinere draden hebben minder C en meer R. Temperatuur speelt ook een rol.
Extractie kan gebeuren in verschillende modi en de verschillende hoeken proces.
Van de fab, krijgen we de RC gegevens voor verschillende hoeken (bijvoorbeeld langzaam / snel / nominale etc).
wanneer we spreken over modi, extractie kan gebeuren ASIC's tijdens het ontwerpproces op
1.Global modus (post global routing).
2.Definitieve modus (post gedetailleerde routing).
In Global modus, zodra RC's zijn uitgepakt, de vertraging model dat gebruikt wordt is Elmore.
Elmore is een gedistribueerd weerstand en hoop gegooid capaciteit model.Het is goed voor slechts een hengel en dus snel kunnen invoeren, maar sommige onnauwkeurigheid.
In de laatste mode is de vertraging model AWE (asymptotische golfvorm evaluatie).AWE is nauwkeuriger omdat het een> 2 polig model.
Vertraging modellen zijn belangrijk omdat de vertraging calculator deze vertraging informatie geeft terug naar de STA (statische timing analyse) motor.
Extractie is zo belangrijk omdat het STA (statische timing analyse effecten), die bepaalt wanneer u uw instellingen voldaan en tijden houden op elke flop in je chip.
STA vindt eigenlijk de langste (kritische) pad in uw circuit waarin uw circuit frequentie bepaalt en ook als je je houdt aan alle tijden in uw circuit.
STA maakt gebruik van extractie van gegevens op een snelle bocht, terwijl de berekening van HLD en traag gegevens tijdens de berekening setup te pessimistisch mogelijk zodat uw chip niet mislukken nadat zij terugkomt van de fab.
Extractie kan ook worden geclassificeerd als hoop gegooid en gekoppeld.In de hoop gegooid u in feite probeert een groot RC-circuit te beperken tot een equivalen kleinere RC-circuit net het nemen van de dominante polen in aanmerking (zonder koppeling).Dit is belangrijk omdat u wilt grote RC circuits beperken tot een kleinere, zodat u kunt opslaan op de computer van het geheugen en voer tijden.
In de gekoppelde modus, je eigenlijk probeert te halen van de koppeling capacitances die bijdragen aan het analyseren van uw overspraak vertraging / ruis effecten op uw chip.
Als we winnen voor de poort niveau, hebben we een gelijkwaardige RC circuit vertegenwoordiging voor elke poort, die de poort Input / Output capacitances samen met weerstanden bedrijf vertegenwoordigt.Wij plug deze modellen in de RC-netwerk.Maar dit is alleen voor vertraging berekening doel (vooral voor snelle doodde vermeerdering).Maar dit kan onnauwkeurig zijn.Vandaar dat we dont vertegenwoordigen poorten met behulp RC's.Eerder wij vertegenwoordigen ze met behulp van NLDM's en. Libs (vrijheid formaat).
Vermindering gebeurt alleen meestal voor passieve componenten (draden) en niet actieve elementen.Deze verlaging we termijn als model om vermindering (MOR).
Wij meestal plug in. Lib (vrijheid) modellen voor poorten.Liberty modellen hebben tabellen die poort vertraging als een functie van (input overgang tijd / uitgang van de belasting) tonen.
wat we gebruiken op mondiaal en laatste mode voor extractie is meestal een zogenaamde 2.5D extractor.Dit maakt gebruik van regels die worden gegenereerd met behulp van een 3D-extractor.
Een 3D-extractor is het meest nauwkeurig als het Maxwells vergelijkingen (om precies te zijn groene functie van gebruik) voor het berekenen van RC's van verschillende geometrieën die uw fabricage faciliteit zal waarschijnlijk vervaardigen.
This site uses cookies to help personalise content, tailor your experience and to keep you logged in if you register.
By continuing to use this site, you are consenting to our use of cookies.