PNP afwijking in CMOS-proces

J

jackyhsu

Guest
Dear All:

Paracitial PNP-apparaat wordt meestal gebruikt in analoog ontwerp. Maar ik vind het de afwijking te groot (ongeveer / - 10% bij 97% dekking van de monsters).Heeft iemand dezelfde ervaring of suggestie wanneer PNP moet worden gebruikt?

Emitter gebied: 10x10um
Proces: 0.35um/0.5um

thanks ..

 
Kunt u uitgebreide afwijkingen zijn wat u over.
Is het VBE of Is (verzadiging huidige)

 
Ja, het is een algemene tendens dat parasitaire PNPs varyabout 10% over de hoeken.Eigenlijk als je kijkt in je SPICE dekken, ziet u deze variaties.Het hangt allemaal af van hoe goed een proces dat u gebruikt.

 
Deviation betekent "verspreiden" niet verwerken hoeken differnce.
Out testpatroon te voeden constante stroom (UA) en meet VBE.

Bedankt.

 
Kan ik dat interpreteren, je VBE varieert met 10% van monster tot monster op dezelfde wafer.
En, de monsters zijn ze verdeeld over de wafel of zijn de lokale van het ene gebied.
En als je VBE wordt variërend van 10% dan kan ik me niet voorstellen Is varation (voor vaste Ic) als VBE is inversly evenredig is aan natuurlijke logaritme van Is (die we allemaal goed kennen).

 

Welcome to EDABoard.com

Sponsor

Back
Top