Opamp ontwerp voor SC-integrator

W

woodrave

Guest
Hallo,

voor een school project, hebben we het ontwerpen van een Opamp voor een geschakelde condensator-integrator.Het doel is om het ontwerp van de Opamp voor de eerste integrator (zie foto) met de volgende beperkingen:

klok-frequentie: 50 MHz
-3.3V
-Kies VCM en VCM, in zo goed mogelijk

Ik ben niet op zoek naar iemand die geeft mij een voltooide circuit, maar voor een aantal aanwijzingen over hoe om te starten.
Ik heb al wat onderzoek gedaan, en geconstateerd dat uw GBWP ten minste moet worden 10 keer fclock, dus dat zou 500 MHz hier.Is dat een goede keuze?
Voor de spanning VCM, in, vermoed ik dat het zo laag mogelijk zijn.Afhankelijk van het circuit zou dit iets als 2 * Vdsat.En voor VCM: de helft van de Vdd spanning: 1,65 V. Dit maakt een maximale schommel.

Bovendien, ik ben niet zeker wat het laadvermogen is voor de eerste integrator.Ik berekende 4,5 pF, maar ik ben niet zeker van.

En voor de topologie, stel ik dat het goed zou zijn om een OTA, gebruik sinds de belasting volledig is capacitief.Maar ik waarschijnlijk nodig zult hebben in een tweede fase te verkrijgen een goede winst ...

Kan iemand mij vertellen als ik denken in de goede richting hier, of is dit allemaal helemaal verkeerd?

sante,

Bert

 
Wat ik voel is een eenvoudig op versterker kan worden gemaakt met behulp van een differentiële versterker circuit ook.Gebruik een bestaande spiegel te treden als een constante stroom bron.Bias uw transistors, ophalen winnen waarde.Controleer voor de stabiliteit van het systeem.Get winst marge, fase marge.Haal de eenheid buffer karakters.Als alles bevredigend is, gebruik dan de frequentie compensatie voor de toename van bandbreedte, zodat het verkrijgen van een optimale winst bandbreedte product.

 
He, bedankt voor je antwoord.
Ik heb al iets gemaakt (zie foto).Kan dit werk?De dimensionering is nog niet goed, dus ik nog niet getest dit circuit.
Maar ik ben een beetje onzeker over de specs.Wat precies moet ik doen voor het feit dat het een SC-integrator.Is dit alleen belangrijk in het begin (capacitieve belasting, slew-rate ,...) of zijn er andere speciale dingen die moeten worden gedaan voor een dergelijke Opamp?
Hoeveel moet de GBWP zijn?En hoeveel is de capacitieve belasting?

sante,

Bert
Sorry, maar je moet inloggen om deze gehechtheid

 
Het circuit zou moeten werken.De W / L variatie kan ook worden gedaan in eenvoudige veelvouden van 50 / 2 of zo.

Voor een 1ste orde ontwerp, kunt u de parameters als:
1) SR = 10 V / USEC
2) Av = 5000 V / V
3) GB = 5 MHz
4) CL = 10 pF
5) Pdiss <0,3 mWatt
6) ICMR = 1,5 Volt
7) ICMR-= 0,2 Volt

 
Bedankt voor de reactie shainky!
Ik vroeg me af wanneer de GBWP van 5MHz is genoeg voor dit circuit?Ik had niet de tijd om het uit te proberen, maar ik doe het zo snel mogelijk, en post de resultaten.

sante,

Bert

 

Welcome to EDABoard.com

Sponsor

Back
Top