OPA CMRR simulatie

C

cliffj

Guest
Does anyone know beter simulatiemethode voor de CMRR in een OPA?

Cliff

 
Verwijzen wij u naar "CMOS Analog Circuit Design" door Phillip E. Allen en Douglas R. Holberg.

De simulatie-circuit kan worden beschreven in specerijgewassen als volgt:

XDUS PLUS MINUS OUT VDD VSS OPAMP
V1 PLUS GND 0 AC 1 0
V2 PLUS OUT 0 AC 1 0
...
. AC DEC ...
. PROBE AC CMRR = VDB (OUT)

 
Hughes,

Ik ben een nieuwe vermelding in analoog ontwerp.
Kunt u mij wat uitleg over de kruiden-bestand hierboven?

bedankt!
jordan76

 
Hi jordan76,

De eerste drie regels definiëren de simulatie circuit topologie zoals aangegeven in de figuur.Het circuit voor de definitie op amp is wordt hier niet getoond.

Beide bronnen spanning V1 en V2 hebben een waarde van 0V DC en AC waarde van 1V.

Het ". AC" statement is een hspice analyse verklaring.Hij neemt verschillende vormen, waarvan er een is als follws:
. AC DEC 10 100 1MEG
Deze verklaring zal doen frequentie analyse (AC-analyse) van 100 Hz tot 1 Meg-Hz, waarbij 10 punten voor elke frequentie decennium.
Sorry, maar je moet inloggen om dit onderdeel te bekijken koppelingseisen

 
Ik gebruik T-Spice uit Tanner voor mijn simulatie.Maar T-Spice niet over de 'CMRR = VDB (OUT)' syntax, is er een andere manier te simuleren CMRR?<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Huilen of zeer triest" border="0" />
 
Hoi, Hughes:
Moet de DC-component van V1 in het bereik van gemeenschappelijke ingangsspanning in plaats van 0?

 
guamak_menanak schreef:

Ik gebruik T-Spice uit Tanner voor mijn simulatie.
Maar T-Spice niet over de 'CMRR = VDB (OUT)' syntax, is er een andere manier te simuleren CMRR?

 
CMRR heeft alleen zin als u een Monte Carlo-analyse.CMRR apperas maily vanwege mismatch dat vertaalt de CM varations in een uitgangssignaal.Als alle afgedekte transistors waren perfect, het merendeel van CMRR komt uit de output geleiding van mijngas huidige bronnen (staart en output bijkantoor, bijvoorbeeld).

Vergeet niet dat CMRR is een uiting van de AC-DC input offset spanning.

 

Welcome to EDABoard.com

Sponsor

Back
Top