ontwerpen van lage ruis versterker in 'TECH_C35B4'

M

macg84

Guest
Hallo,
Ik heb een groot probleem ... Ik heb een lage ruis versterker ontwerpen, die de volgende kenmerken:

1) V DD = 3V
2) Zindiff = 200Ω (RSdiff = 200Ω)
3) Ik BIAS = 5mA
4) f 0 = 1.8GHz
5) Alle de transistor moeten minimaal legth

-Ik heb het gebruik van een differentiële versterker

wat kan ik doen om het ontwerp van deze LNA??Waar vind ik de regels om dit LNA ontwerp?
In de behuizing is er het stelsel van LNA dat ik te overwegen.
Thenk u
Sorry, maar je moet inloggen om deze gehechtheid

 
macg84 wrote:wat kan ik doen om het ontwerp van deze LNA??
Waar vind ik de regels om dit LNA ontwerp?

In de behuizing is er het stelsel van LNA dat ik te overwegen.

Thenk u
 
Bedankt Erik, maar mijn eerste probleem is om te begrijpen hoe de planning W en L van de MOS in LNA Scheme de specificaties te respecteren:

1) V DD = 3V
2) Zindiff = 200Ω (RSdiff = 200Ω)
3) Ik BIAS = 5mA
4) f 0 = 1.8GHz
5) Alle de transistor moeten minimaal legth

 
Sorry macg84,
maar ik kan u meer info dan die hierboven.Ik heb nog nooit een dergelijke ontworpen LNA mijzelf.Ik heb net verteld hoe ik zou beginnen mezelf.Je moet leren hoe het gebruik van de instrumenten, te beginnen met uw voorbeeld en optimaliseren op basis van uw eisen met behulp van de simulatie-tool.
Kies een zonnige dag en beginnen met leren!
Have fun!erikl

 
Hartelijk dank erik

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />

Ik begin de instrumenten leren vandaag, en als ik zal leren hoe ze een LNA Ik zal je vertellen design ...
BYE

 

Welcome to EDABoard.com

Sponsor

Back
Top