E
ehs dav
Guest
hoi
kan iemand mij helpen hoe het ontwerpen van dit project?STEP BY STEP PLEASE
Ik moet gebruiken hspice
1.Haal de functies hieronder op laagste stroomverbruik mogelijk op FF en SS hoeken van 0.35um CMOS.
2.Design bias schakelingen
3.Ontwerp juiste schakelen CMFB voor twee hoge impedantie knooppunten van OTA
Target kenmerken van een model zijn:
Vdd = 1.8 V
DC winst> 80 dB
Settling time (0,01%) <10 ns
Output swing, Vpp = 1,4 v
Slew Rate> 500V/us
Fase marge> 75
Cload = 5pF
Het schema van het ontwerp en de bibliotheek van hspice wordt weergegeven in het dossier.
kan iemand mij helpen hoe het ontwerpen van dit project?STEP BY STEP PLEASE
Ik moet gebruiken hspice
1.Haal de functies hieronder op laagste stroomverbruik mogelijk op FF en SS hoeken van 0.35um CMOS.
2.Design bias schakelingen
3.Ontwerp juiste schakelen CMFB voor twee hoge impedantie knooppunten van OTA
Target kenmerken van een model zijn:
Vdd = 1.8 V
DC winst> 80 dB
Settling time (0,01%) <10 ns
Output swing, Vpp = 1,4 v
Slew Rate> 500V/us
Fase marge> 75
Cload = 5pF
Het schema van het ontwerp en de bibliotheek van hspice wordt weergegeven in het dossier.