Nieuwe Ethernet Development Board, open-source

J

jdhar

Guest
Ik heb vrijgegeven mijn nieuwe versie van mijn FPGA Ethernet Development Board.Het is allemaal open source, maar ik ben productie-eenheden die geïnteresseerd in het kopen geassembleerde versies.Gedetailleerde info is hier te vinden:

http://via.dynalias.org

Een lijst met functies (overgenomen van de webpagina):

FPGA

Altera Cyclone * EP1C12Q240Cx
* -8 Speed rang voorgeladen, -7 en -6 op verzoek
* 12.060 LE's - genoeg voor 4 NIOS processors!
* 240 kbit van on-chip RAM
* 2 PLL's - een vooraf geladen met 50MHz oscillator, tweede op verzoek
* 1 PLL de uitgang van de header
* 240 QFP pakket

Programmering

* Ondersteunt zowel Byteblaster II en Altium LiveDesign 3rd party-programmeur
* Soft JTAG keten steun voor Altium programmeur
* EPCS4 Active-seriële configuratie-apparaat

RAM

* 256Kx32 / 512K x 16 SRAM met 12 nS toegangstijd (10,12,15 en 20 ns beschikbaar)
* Gemakkelijk te integreren met zowel NIOS en Altium soft-processor

Flash

* Altera EPCS4 configuratie-apparaat voor Active Serial (AS) configuratie op startupt
* 4 Mbits van de ruimte zorgt voor een compleet beeld en ~ 64 Kbyte van user-code
* 32-Mbit SPI Flash voor een langere opslag van user-code; bootable met aangepaste bootloader

Ethernet

* National Semiconductor DP83846A 10/100-Base TX PHY met industrie standaard MII
* Full-duplex communicatie-en auto-negotiation
* MDIO interface
* 5 LED output signalen die zijn aangesloten op FPGA
* RJ45-aansluiting en geïntegreerde magnetisme met 2 LED's aangesloten op FPGA
* Werkt met Opencores Ethernet MAC en Altium's EMAC controllers

Randapparatuur

* Dallas I2C Real-time-klok met batterij
* Microchip aan boord I2C temperatuursensor
* Microchip 512 Kbit I2C EEPROM
* Power-on reset-controller
* RS232 poort
* 8x LED-uitgangen en 4 drukknoppen Reset-knop
* 16x GPIO signalen
* 8x 5-Volt-ingangen en 8x 5-Volt bi-directionele signalen (kan omgeschakeld worden door jumper)

Software

* Komt met voorbeeld code die communiceert met vrijwel alle randapparatuur
* Altium Protel en Altera qu (at) rtus projecten met dwang en Pin-bestanden die
* Steun is gratis!

Daughtercards

* Vaak zijn daughtercards ADC, DAC, een seriële poort expander
* Aangepast ontwerp beschikbaar aan voor de klant

Voel je vrij om contact met mij opnemen voor eventuele andere vragen.Jai.

 
Oh, en Altium Protel en Altera qu (at) rtus projecten zijn voorzien van het bord.Deze projecten bevatten soft-core processors die gebruikt kunnen worden om te verifiëren en te tonen functionaliteit van de raad, zoals Ethernet-communicatie, of perifeer communicatie (zoals I2C-apparaten).Pin opdrachten / beperking bestanden zijn ook opgenomen.

 
Hoe zit het met Ethernet-protocollen?volledige TCP / IP-stack voorzien?

 
Als ik onder een volledige stack, de prijs van de eenheden zou niet zo laag als het is - dus helaas, het antwoord is nee.Het zou echter niet zo moeilijk uit te voeren met behulp van een LWIP Opencores MAC.Ook heb ik wel een zeer gestript IP-stack die ik heb geschreven - maar alleen voor demonstratieve doeleinden en om de functionaliteit te verifiëren, alsmede voor referentie.

 
Gewoon om mensen te laten weten, Ik verkoop een eenheid tegen een zeer gereduceerde prijs kan iemand haven de LWIP of enig andere TCP / IP-stack met behulp van een opencores bestuurder - PM / E-mail mij voor meer informatie.

 
wat voor soort instrumenten zou ik moeten beginnen met deze hardware?
Ik ben op zoek naar iets om te draaien Processor uClinux op de NIOS en het gebruik enkele configureerbare logica voor I / O.

Moet ik een programmeur en een JTAG?
(Parallelle poort ByteblasterII schema's kan gevonden worden ergens

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Knipoogje" border="0" />

,
Is de Macraigor Wiggler JTAG bruikbaar voor de NIOS of moet ik een speciale JTAG)

Welke software heb ik nodig?
Webpack?
bij voorkeur en indien mogelijk gratis, linux versies

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Knipoogje" border="0" />Antharax

 
@ Anthrax
Altera gebruikt qu (at) rtus Web-software (gratis) ....

Alteras ansver naar "Webpack".

De Jtag is voor het programmeren van de FPGA, ik woildn't vertrouwen op te doen elke NIOS met het debuggen.

Maar ik ben slechts een FPGA Beginner ...

/ Bingo

 
Hi all,
Is er iemand die me helpen met dit circuit.
Please help me hoe te om gegevens uit te AVR aan webservers of anderszins.
Bijvoorbeeld: het verzenden van string "12345"

# 579414 http://www.edaboard.com/viewtopic.php?p=579414

Met vriendelijke groet.
Mijn e-mail is: luongvinhphu1003 (at) yahoo.com

 
Aangezien TCP / IP-stack is vermeld:
"Dit project geeft uitvoering aan de onderste lagen van een standaard TCP / IP-stack is gebaseerd op een vrije code van de Universiteit van Queensland: IP-stack ...."

http://bknpk.no-ip.biz/my_web/IP_STACK/start_1.html

 

Welcome to EDABoard.com

Sponsor

Back
Top