neem dan een kijkje ..

S

Sezi

Guest
Hallo, Ik heb een aantal praktische vragen over de layout van mixed-signal circuits.Ik zal waarderen, zelfs als je enige antwoord een van de volgende vragen ..

<img src="http://www.edaboard.com/images/smiles/icon_idea.gif" alt="Idea" border="0" />1 ..

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="Arrow" border="0" />

Bij het tekenen van de layout van een MOS, is het een goed idee om te zetten M1-M2 (matel1-metal2) en M2-M3 ..contacten direct op de afvoer / brongebied van de transistor, vlak naast de poort?Of is het beter om de M1 buitenkant van de MOS uit te breiden en zet alle contacten op de uitbreiding?

2 ..

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="Arrow" border="0" />

Wat is de meest effectieve en beste manier om de poorten van de vingers transistors en andere terminals verbinden met elkaar?Ik heb ergens gelezen dat het aansluiten van de poort vingers rechtstreeks met poly is geen goed idee?

3 ..

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="Arrow" border="0" />

Is het beter om te beginnen met het aansluiten van de terminals, andere dan VDD en GND eerst met onderste laag metalen, en dan op het einde het samenvoegen van de VDD en GND netten van alle vakken met een hoger niveau metalen?Is het beter om een hoger niveau metaal voor vdd / GND gebruiken?

4 ..

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="Arrow" border="0" />

Bij het maken van grote, bestaande lay-outs van sub-blokken, hoe compacte lay-outs met deze sub-blokken bereiken met verschillende maten en vormen?Hebben we vullen de ruimtes met bulk contacten?of hoe kunnen we voorkomen dat deze ruimtes?

5 ..

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="Arrow" border="0" />

Bij het maken van de layout van een PLL, is het beter om de digitale componenten groep (PFD, divider ..) en surround ze met bewaker ringen en plaats ze afgezien van de analoge blokken (VCO, charge pomp, vooringenomenheid generator etc..)?Wat is de gebruikelijke strategie?

Thanks in advance!
Sezi

 
1.oke om contacten rechtstreeks op drain / source
2.poly is geen goede geleider
3.ja het is beter
4.bulk contacten
5.je hebt gelijk.andere techniek inclusief metalen afscherming toegepast op het signaal paden tussen digitale en analoge blokken

 
2.

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="Arrow" border="0" />

Haar best om verbinding vingers transistoren met behulp van metal1.Gebruik meer dan een contact op de poly en sluit de poorten samen met gebruikmaking van metaal.

3.

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="Arrow" border="0" />

In het algemeen, Metal 5 en 6 in een 6 metalen proces hebben grotere dikte en moet worden gebruikt voor VDD en VSS omdat deze metalen lijnen kan meer stroom dan de rest.Het is een goede lay-out praktijk hebben de even genummerde metalen lagen gaan horizontale / verticale en de oneven genummerde metalen lagen gaan verticaal / horizontaal.

5.

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="Arrow" border="0" />

Bij het opbaren PLL of andere mixed signal blokken, altijd gescheiden van de analoge en digitale blokken en isoleren van de analoge delen met bewaker ringen als ze meer gevoelig zijn voor schommelingen signaal.U moet plaats de meest gevoelige analoge gedeelte zo ver mogelijk van de klok signalen en digitale onderdelen.De rest van de analoge onderdelen kunnen dan worden geplaatst op basis van hun gevoeligheid.Never run een klok signaal of digitaal signaal naast een analoge een.Als dit niet kan worden vermeden, plaatst u een lijn in de grond tussen de analoge en digitale signalen.

 
1) U kunt de contacten direct op de drain / source gebied.

2) beter aansluiten bij metaal.Als u verbinding met poly weerstand zal toenemen.

3) Natuurlijk, de juiste, meestal de VDD en GRD stromingen hoger zal zijn ten opzichte van het circuit hoger niveau currents.Since metalen kunnen omgaan hoge stromen de aanbevolen hoger niveau van metalen gebruiken voor de VDD / GND-aansluitingen.

4) De OMPACT lay-out kan worden bereikt ewith de goede lay-out vloer planning.Probeer ur ingangen hebben aan de linkerkant, uitgangen aan de rechterkant en VDD / GND lijnen op de boven-en onderkant van de blokken.sothat U kunt samenvoegen van de VDD / GND s voor verschillende blokken.

5) Meestal moet u alle digitale blokken plaats bij elkaar en analoge blokken en gevoelige together.Also u moet scheiden van de analoge en digitale gronden die is een must atherwise U krijgt de grond stuiteren probleem ..

Groeten

vijay

 
Hoi,

Laat ik proberen op deze niet-zo-makkelijke vraag ...

1.Inschakelen metaallaag op drain / source zal zonder meer via consumeren meer oppervlakte.Ik ben niet bewust van enige probleem met deze, behalve dat als matching belangrijk is dan is het goed om hetzelfde te doen op de bijpassende transistor

2.Als u 1 of 2 gebruikt metaallaag dan dit is onvermijdelijk.Verbinding met poly ook betekent dat grotere poly uitbreiding (over de aansluiting kant) om te voorkomen dat het affakkelen (verwijzen naar mijn boek in www.eda-utiliteis.com).In het algemeen is de weerstand van poly i S50-100 keer meer dan metaal, of 1um van poly inter-verbinding is gelijk aan 50-100um van metaal interconnect!Als de poly-interconnect is lang, dan kan oppakken teveel parasieten capaciteit, en ook resulteren in proces-antenne schending

3.Depend op je plattegrond.Pas op dat metal1 veel kan worden dunner dan metal2.

4.Bereid je voor op "re-shape" block-level compacte lay-out naar het hoogste niveau.Dit is hard, maar niet-zo-hard als u van plan het hoogste niveau langs het project en de lay-out ervaren ingenieurs.Typisch, het hervormen van de sub-blok zal nemen minder-dan-een-dag tot ten hoogste minder dan een paar dagen.Dit isa kleine investering te vergelijken met verscheidene week de aandacht van de sub-blok, en een eindresultaat dat is mooi.Ik stel altijd op in het schema een paar dagen voor het hervormen van de sub-blok bij het doen van het hoogste niveau (als u meerdere lay-ingenieurs samen te werken, de nieuwe vorm te geven en top-niveau kunnen samen gebeuren, en de impact op schema geworden klein).

5.Dit is te diffcuilt te generaliseren.Doe het beste te isoleren, niet alleen tussen digitaal en anlaog, maar ook binnen de analoge.

Groeten,
Eng Han
www.eda-utilities.com

 
1 ..Bij het tekenen van de layout van een MOS, is het een goed idee om te zetten M1-M2 (matel1-metal2) en M2-M3 ..contacten direct op de afvoer / brongebied van de transistor, vlak naast de poort?Of is het beter om de M1 buitenkant van de MOS uit te breiden en zet alle contacten op de uitbreiding?Afhankelijk van de application.If ur ontwerp de eisen van de lage weerstand dan later verklaring zou work.Normaly gaan we met de eerste lijn.2 ..Wat is de meest effectieve en beste manier om de poorten van de vingers transistors en andere terminals verbinden met elkaar?Ik heb ergens gelezen dat het aansluiten van de poort vingers rechtstreeks met poly is geen goed idee?Metalen aansluitingen op zowel de uiteinden.3 ..Is het beter om te beginnen met het aansluiten van de terminals, andere dan VDD en GND eerst met onderste laag metalen, en dan op het einde het samenvoegen van de VDD en GND netten van alle vakken met een hoger niveau metalen?Is het beter om een hoger niveau metaal voor vdd / GND gebruiken?Ya ur rechts4 ..Bij het maken van grote, bestaande lay-outs van sub-blokken, hoe compacte lay-outs met deze sub-blokken bereiken met verschillende maten en vormen?Hebben we vullen de ruimtes met bulk contacten?of hoe kunnen we voorkomen dat deze ruimtes?Als ur plattegrond toont de VN vermijdbare ruimte in het ontwerp vervolgens u kan vullen met bulk contacten of u kan gebruiken voor DUMMY METAL vullen.5 ..Bij het maken van de layout van een PLL, is het beter om de digitale componenten groep (PFD, divider ..) en surround ze met bewaker ringen en plaats ze afgezien van de analoge blokken (VCO, charge pomp, vooringenomenheid generator etc..)?Wat is de gebruikelijke strategie?THT goed idee om afstand te houden & Guard ringen.Groeten
Mahendra

 

Welcome to EDABoard.com

Sponsor

Back
Top