C
cheneyliu99
Guest
Hi All,
Ik ben het ontwerpen van een mixed-signal chip.In mijn schema, gebruikte ik verschillende pinnen voor bulks verschillende signaal.bijvoorbeeld ASUBGND voor analoge bulk, PWR_SUBGND voor Power circuit bulk, enz. Als ik Calibre LVS, wanneer ik heb soorten signalen, zal LVS laat me niet passeren.De reden is dat, fysiek, al deze pinnen aandeel redden p-substraat laag.
Is er een manier dat ik het LVS kan passeren zonder al te veel wijzigingen.bijvoorbeeld het toevoegen van een regel-bestand voor LVS zeggen dat ASUBGND gelijk aan PWR_SUBGND enz.?
Of moet ik het schema aanpassen?
Bedankt!
Ik ben het ontwerpen van een mixed-signal chip.In mijn schema, gebruikte ik verschillende pinnen voor bulks verschillende signaal.bijvoorbeeld ASUBGND voor analoge bulk, PWR_SUBGND voor Power circuit bulk, enz. Als ik Calibre LVS, wanneer ik heb soorten signalen, zal LVS laat me niet passeren.De reden is dat, fysiek, al deze pinnen aandeel redden p-substraat laag.
Is er een manier dat ik het LVS kan passeren zonder al te veel wijzigingen.bijvoorbeeld het toevoegen van een regel-bestand voor LVS zeggen dat ASUBGND gelijk aan PWR_SUBGND enz.?
Of moet ik het schema aanpassen?
Bedankt!