@ ltera release MAX II CPLD (of FPGA?)

B

Black Jack

Guest
<img src="http://www.edaboard.com/images/smiles/icon_rolleyes.gif" alt="Rolling Eyes" border="0" />
 
Het lijkt mij dat het hybride architectuur.CPLD met structuur LE, op FPGA.

<img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Verward" border="0" />
 
ja

het
is een FPGA, maar met een flash-prom in deze chip ...om hetzelfde voordeel dat een CPLD.
maar je vergeet het niet, FPGA tijd nodig hebben om programma zelf door een flash
-
 
maar met een dergelijk samml dichtheid (over een paar duizend LE denk ik) het
is echt snel om de FPGA flitser (ik denk dat de grootste kunnen worden geprogrammeerd voor het einde van 100 ms), dat
is waarom zij zich direct boot ...

CU

 
manitooo schreef:

maar met een dergelijk samml dichtheid (over een paar duizend LE denk ik) het is echt snel om de FPGA flitser (ik denk dat de grootste kunnen worden geprogrammeerd voor het einde van 100 ms), dat is waarom zij zich direct boot ...CU
 
sorry
ik heb net verward de eenheden ...het is waar: ongeveer honderden microseconden ...

 
Uit het proces oogpunt is het een FPGA.Het kan echter volledige configuratie zelf voor het einde van Power-over-reset, dus het is hetzelfde als CPLD in de praktijk.

 
Ik hoorde een bron van andere leveranciers,
en zei dat MaxII is een CPLD apparaat, maar met behulp van FPGA-technologie ...

 
duidelijk: het
is een FPGA met een configuratie flash ingebed binnen ...Zo is het zag als een CPLD van buitenaf (korte tijd configuratie vanwege de kleine matrix, en niet hoeft te downloaden bitstroomtoegang bij het opstarten ...)

Maar het is een FPGA (ondanks wat @ ltera zegt) met Logic Elementen en zo verder ...

 
Het
is "A Wolf in Sheep's Clothing",

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Lachten" border="0" />http://fpgajournal.com/index.htm

Wij ontwerpers hebben alleen betrekking op de prestaties en prijs.

 
Het is juist de MAXII SRAM is gebaseerd liked FPGA-architectuur en het aantal LE is zo klein dat
de configuratie is minimaal, zodat het fungeert als een CPLD.

Leuke van dit deel is dat in aanvulling op het flash-configuratie is er een zeer kleine flitser die kan worden gebruikt voor het configureren van I2C SPI en andere externe apparaten die een zeer klein bedrag van de niet-vluchtige Configuratie geheugen (dit is meestal een EEPROM van een soort).Als u kunt profiteren van deze
is het als het krijgen van een EEPROM gratis.

- engrpausa

 
Het is en blijft een FPGA-architectuur, met alle voors en tegens.
Ja, het
is mooi, maar niet noemen het een CPLD.Daarom moeten zeer strikte timing, en dit kan niet gegarandeerd worden in deze architectuur.
Lattice heeft een soortgelijk apparaat voor meer dan een jaar nu (XPLD).Deze architectuur is duidelijk een CPLD, configureert ook in minder dan 100us, heeft veel van het geheugen en heeft een aantal andere functies, zoals PLLs, LVDS VI's, hoge prestaties en is ook de lage kosten.

 

Welcome to EDABoard.com

Sponsor

Back
Top