K
KaiZX
Guest
Ik oorspronkelijk gepost een vraag hier.Deze vraag is gesteld in verband met een project waar ik mee bezig ben dat vereist breadboarding.Het blijkt dat ik ook behoefte aan een klok genereren circuit voor een ander, ASIC design project I'm doing.Omdat deze keer doe ik ASIC-ontwerp, heb ik niet de mogelijkheid van het gebruik van een kristal oscillator.Integendeel, ik heb een oscillator alleen FETs en passieve elementen (weerstanden en condensatoren).
Er zijn twee doelen Ik ben het streven naar: lage stroomopname (bij voorkeur een paar UA), en robuust ontwerp over een vrij breed Vdd bereik.
Ik heb al onderzoek gedaan naar de mogelijkheid van een ring-oscillator, maar ik heb uitgesloten dat de mogelijkheid.De belangrijkste reden is vanwege Vdd instabiliteit.Dus in plaats daarvan, wat ik doe is een verbasterde versie van het LMC555 timer, behalve met enkele aanvullende wijzigingen.
).
Ik gebruik zijn eenvoudig diff-amps als comparators (dit is in directe relatie tot een post maakte ik eerder over T-spice analyse).Ik heb ook een gebufferde stadium scheiden van de output van de RC feedback, om de output te voorkomen worden geladen door de weerstand.
De belangrijkste huidige afvoer is het voltage-divider netwerk.In een IC-pakket zijn ze prima, maar in mijn huidige ontwerp kunnen ze tot afvoer over 0.1mA, en dat volstrekt onaanvaardbaar is.Mijn snelle oplossing is het verhogen van de weerstand waarden.Mijn Comparators vestigt ook de vrij grote stroom.
Zijn er ideeën voor verbeteringen aan mijn ideeën?Ik ben ook zeker geïnteresseerd in alternatieve ontwerp ideeën.
Dank u bij voorbaat.
Er zijn twee doelen Ik ben het streven naar: lage stroomopname (bij voorkeur een paar UA), en robuust ontwerp over een vrij breed Vdd bereik.
Ik heb al onderzoek gedaan naar de mogelijkheid van een ring-oscillator, maar ik heb uitgesloten dat de mogelijkheid.De belangrijkste reden is vanwege Vdd instabiliteit.Dus in plaats daarvan, wat ik doe is een verbasterde versie van het LMC555 timer, behalve met enkele aanvullende wijzigingen.
).
Ik gebruik zijn eenvoudig diff-amps als comparators (dit is in directe relatie tot een post maakte ik eerder over T-spice analyse).Ik heb ook een gebufferde stadium scheiden van de output van de RC feedback, om de output te voorkomen worden geladen door de weerstand.
De belangrijkste huidige afvoer is het voltage-divider netwerk.In een IC-pakket zijn ze prima, maar in mijn huidige ontwerp kunnen ze tot afvoer over 0.1mA, en dat volstrekt onaanvaardbaar is.Mijn snelle oplossing is het verhogen van de weerstand waarden.Mijn Comparators vestigt ook de vrij grote stroom.
Zijn er ideeën voor verbeteringen aan mijn ideeën?Ik ben ook zeker geïnteresseerd in alternatieve ontwerp ideeën.
Dank u bij voorbaat.