Laag huidige oscillator ontwerpen

K

KaiZX

Guest
Ik oorspronkelijk gepost een vraag hier.Deze vraag is gesteld in verband met een project waar ik mee bezig ben dat vereist breadboarding.Het blijkt dat ik ook behoefte aan een klok genereren circuit voor een ander, ASIC design project I'm doing.Omdat deze keer doe ik ASIC-ontwerp, heb ik niet de mogelijkheid van het gebruik van een kristal oscillator.Integendeel, ik heb een oscillator alleen FETs en passieve elementen (weerstanden en condensatoren).

Er zijn twee doelen Ik ben het streven naar: lage stroomopname (bij voorkeur een paar UA), en robuust ontwerp over een vrij breed Vdd bereik.

Ik heb al onderzoek gedaan naar de mogelijkheid van een ring-oscillator, maar ik heb uitgesloten dat de mogelijkheid.De belangrijkste reden is vanwege Vdd instabiliteit.Dus in plaats daarvan, wat ik doe is een verbasterde versie van het LMC555 timer, behalve met enkele aanvullende wijzigingen.

).

Ik gebruik zijn eenvoudig diff-amps als comparators (dit is in directe relatie tot een post maakte ik eerder over T-spice analyse).Ik heb ook een gebufferde stadium scheiden van de output van de RC feedback, om de output te voorkomen worden geladen door de weerstand.

De belangrijkste huidige afvoer is het voltage-divider netwerk.In een IC-pakket zijn ze prima, maar in mijn huidige ontwerp kunnen ze tot afvoer over 0.1mA, en dat volstrekt onaanvaardbaar is.Mijn snelle oplossing is het verhogen van de weerstand waarden.Mijn Comparators vestigt ook de vrij grote stroom.

Zijn er ideeën voor verbeteringen aan mijn ideeën?Ik ben ook zeker geïnteresseerd in alternatieve ontwerp ideeën.

Dank u bij voorbaat.

 
wat is het gewenste bereik van freq.?
gebruik CMOS-chip voor laag vermogen.
maar wat de relatie is bezorgdheid over is dat "macht rechtstreeks evenredig met de freq."

gebruik dubbele drempel technieken, sub drempel technieken, de schoorsteen van de serie transistor, vermindert de omvang van de transistor of optimaal gebruik SOI modellen die de macht zal brengen laag en verhoogt de snelheid.

Veel meer technieken zijn er om de macht, zonder macht - gewoon een grapje.

 
Ik ben op zoek op een vrij laag bereik van de frequentie.De klok Ik moet genereren is 2MHz, dus ik ben op zoek bij een bereik tussen de 1-3MHz.

 
Hoi,

Neem een kijkje op deze circuits, zorgvuldig:

http://www.linear.com/pc/downloadDocument.do?navId=H0, C1, C1010, C1096, P9790, D9620

http://www.imagineeringezine.com/PDF-FILES/500na0.pdf

http://www.aldinc.com/pdf/fet_11120.0.pdf

http://www.micrel.com/page.do?page=product-info/products/mic1555.shtml

http://www.elecdesign.com/Articles/ArticleID/4345/4345.html

http://www.discovercircuits.com/DJ-Circuits/micropower-circuits.htm

Ik denk dat de CMOS-circuits huidige verbruik hoger zal zijn op 2-3MHz dan in de bovengenoemde circuits, maar in geval van de schakelingen met discrete componenten is het de moeite waard sleutelen denk ik.

groeten
unkarc

 
whats de frequentie nauwkeurigheid u nodig?
indien argin> 1MHz -3%, een cmos RC oscilator gebruikt kan worden.

 
Hoi.Dank aan iedereen die tot nu toe beantwoord.

Een van de ideeën die ik speel is rond met behulp van een Schmitt trigger als basis voor een oscillator.Voor degenen onder u die de Baker-Lee leerboek, neem een kijkje op het hoofdstuk over "Special-Purpose digitale schakelingen", waar hij spreekt over de Schmitt trigger.

Het is een interessant idee, maar het lijkt er echter op dat de Schmitt trigger gebruikt hij trekt nogal wat stroom.Heeft iemand suggesties voor hoe zijn ontwerp aanpassen?

 
Helaas heb ik geen toegang hebben tot het boek dat u verwijzen.Kunt u scannen / upload het circuit hoe het is gebouwd of een soortgelijke schema's in het web?

 
Zeker.De cijfers zijn werkelijk online op de website van het boek.Hier is de link:

http://cmosedu.com/cmos1/figs2/Ch18_figs.pdf

De cijfers Ik spreek uit zijn figuur 18,3 (Schematische voorstelling van de Schmitt Trigger) en figuur 18.8 (de Schmitt Trigger als een oscillator).Het ontwerp trekt veel stroom als gevolg van de manier waarop hij schakelt tussen VDD en GND spanningen, geloof ik.

 
Bedankt, ik zie.Helaas ben ik niet zo goed in CMOS-MOSFET ontwerp in de computer, sorry voor dit (ik neem aan dat je simuleren deze circuits in een software?).Misschien zijn er breedte en andere parameters te kiezen voor de mosfets die mogelijk beperken afvoer stromingen, maar nog steeds een minimum verzekeren Transconductance (GM) alleen te handhaven trilling.

Ik herinner me de CD4007 geïntegreerde schakeling waarbij drie P en N-kanaal MOSFET omvatten, is alles wat ik kan voorstellen probeert om een RC-oscillator van hen op te bouwen, maar ik denk dat de huidige consumptie zal meestal hoger dan je zou verwachten rond de 2-3MHz.Hier is een informatieblad over de IC: http://www.ensc.sfu.ca/reference/data-sheets/CD4007.PDF

Of kijken naar een 74HC14 hex Schmitt trigger, http://www.fairchildsemi.com/ds/MM/MM74HC14.pdf OOPPs, ik zie de logica diagram is dezelfde die u verwijzen naar de in het boek Fig 18.3!Zich bewust van dat?
Maar als je probeerde dit IC ook in de praktijk, dan sorry ...

Rgds, unkarc

 
Nee, ik heb nooit geweten dat.I'm guessing het boek waarschijnlijk verwezen de 74HC14 ontwerp of een document dat gedetailleerde een zodanig ontwerp dat Fairchild vervolgens gebruikt.

In ieder geval, ik probeerde niet te doen een RC-oscillator, als gevolg van problemen met de weerstand prestaties over temperatuur (ze lastig je in ASIC-ontwerp en ik ben niet zo zeker van hoe ze stemmen).Echter, het lijkt erop dat ik geen keus hebben, omdat het ontwerp van het boek gewoon te veel stroom trekt.

 

Welcome to EDABoard.com

Sponsor

Back
Top