S
shantanugupta
Guest
Hi to all to forum leden,
Ik heb een CMOS-chip met 12-bits DAC en 6 bit DAC huidige besturing, en wil het karakteriseren zijn INL DNL afwikkeling van de tijd met offset en gain error.I willen de chip in de school instelling te testen.
Alleen apparatuur Ik heb in het lab is een gemengd signaal toepassingsgebied, een functie generator en stel DC voeding.Voor een ADC of juist voor digitale uitgangen ik zojuist heb weinig tellers (TTL chips), ook heb ik toegang tot MATLAB.
Ik spectrum analyzer niet in mijn laboratorium en moeten leren om een te gebruiken (dat is geen probleem), ik wil weten met dingen gezegd, tot mijn beschikking, hoe kan ik doorgaan en test mijn DAC-chip voor het INL en DNL.
Any ideas door gebruikers gewaardeerd.
groeten
S
Ik heb een CMOS-chip met 12-bits DAC en 6 bit DAC huidige besturing, en wil het karakteriseren zijn INL DNL afwikkeling van de tijd met offset en gain error.I willen de chip in de school instelling te testen.
Alleen apparatuur Ik heb in het lab is een gemengd signaal toepassingsgebied, een functie generator en stel DC voeding.Voor een ADC of juist voor digitale uitgangen ik zojuist heb weinig tellers (TTL chips), ook heb ik toegang tot MATLAB.
Ik spectrum analyzer niet in mijn laboratorium en moeten leren om een te gebruiken (dat is geen probleem), ik wil weten met dingen gezegd, tot mijn beschikking, hoe kan ik doorgaan en test mijn DAC-chip voor het INL en DNL.
Any ideas door gebruikers gewaardeerd.
groeten
S