Hulp bij NMOS Transistors!

N

Neozaid

Guest
Iemand kan mij vertellen hoe kan ik gebouwd (teorically) een AND, OR, NOT, ...met NMOS transistors?
Of met CMOS TECNOLOGY

 
Hoi

Dit kan helpen.

als je denkt dat deze informatie nuttig is, klik op "hielp me" knop, voor de statistiek.

Sal

 
http://www.public.asu.edu/ ~ demassa/NMOS_gates1.pdf
http://www.public.asu.edu/ ~ demassa/NMOS_gates2.pdf
http://www.public.asu.edu/ ~ demassa/NMOS_gates3.pdf

..enz. ..

Groeten,
IanP

 
http://bwrc.eecs.berkeley.edu/classes/icdesign/ee241_s06/lectures.html

 
gaan zoeken google vind u een veel materiaal

of zie het boek digitale geïntegreerde schakelingen door Ken martin

 
U vindt veel informatie over deze in zoekmachines ...
of haar beter te gaan thro het boek eenmaal
1.Cmos digitale ICS door Yusuf leblenci, kang

 
Wat is de voor-en nadelen van zuiver logische poorten NMOS?

 
Geringe omvang van NMOS transistors maken hogere schaal van de integratie.Eenvoudiger te maken.Het is niet goed als CMOS-in statische stroomverbruik maar beter dan BJT gebaseerd logica circutis ...I dont weet nadelen, dat zou meer als beperking.Ze zijn niet bestand tegen hoge voltages zoals 20V, omdat door punch, of omdat SiO2 dik is en zou kunnen vernietigen transistor.
Er zijn ook parasiet BJT in NMOS transistoren.Als u de bron te nemen om de negatieve spanning meer dan baseren, krijg je BJT betwean source-base-drain.
Ze zijn niet zo snel als ECL logica kan, maar concurreren met andere ...
Dynamiek hangt af van heel veel van de parasitaire capaciteit in NMOS, als gevolg van kleine stromen zij opereren, zodat ze niet goed zijn voor SSI en MSI.
Ze hebben eenvoudigste structuur, met kleinste aantal transtors zodat ze sutable zijn voor LSI en VLSI circuits.Boek voor jou is: R. Gregoriaans, GC Temes, "Analog MOS geïntegreerde schakelingen voor digitale verwerking", Wiley, New York

 

Welcome to EDABoard.com

Sponsor

Back
Top