How to get around houden schending in Silicon ..?

V

vinun_7

Guest
Ervan uitgaande dat u een silicium in de hand, als u een setup overtreding, u kunt nog steeds rond het door het verlagen van de frequentie.Maar als u een overtreding houden is het mogelijk om overal in het ten minste voor het testen van de functionaliteit van de chip.Is er een manier / methode voor het ...?

 
Thy werken aan verschillende temperaturen, met uw vingers gekruist.Er is niet veel wat je kunt doen ABT het
Avi

 
buffer van het ruim geschonden paden ...
Dit dient te gebeuren automatisch in opmaak.

ND.
http://asicdigitaldesign.wordpress.com/

 
hi Nir Dahan
Ik denk dat de qn is na chip is realiszed op silicium,, thn u wat houd schending ,,,,,
yep, ook ik listend enige tijd terug dat de verandering van temperatuur,,, stijging van de temperatuur kan de vertraging en kunnen helpen bij het verwijderen houden schending

 
proberen om de patronen in de SS voorwaarden ... dat is "hogere temperatuur en een lage spanning" ..dit zal imporve de wachtstand.

 
Hoi,

Als u hebt geplaatst sommige reserveonderdelen cellen in ur ontwerp, gebruik van ecologisch (engg. chage volgorde) cn u ze gebruiken als een "hold vaststelling buffers met enkele wijzigingen in de definitieve netlist en bijgevolg de routing.Het vereist een kleine chage niet een volledige respin.

Het kan je helpen.

Bedankt.

HAK.

 
Je kan ook proberen een FIB als je extreem wanhopige en het is gewoon een overtreding die je nodig vast te stellen

 
Neem het product op silicium op een hogere temperatuur en vind de hoogste temperatuur waarbij het op de juiste wijze functioneel.U kunt ook lagere vaststelling van de bedrijfsspanning en ontdek de maximale waarde van de spanning aan waarin het model goed functioneert.

Uiteindelijk bent u verliest sommige temp en spanning bereik voor dit houd schending

Hi jbeniston

Wat bedoel je met FIB?

 

Welcome to EDABoard.com

Sponsor

Back
Top