hoe te verlagen de uitgangsspanning rimpel?

W

wonbef

Guest
hi, all:
als een nieuwere, nu ben ik het ontwerpen van een DC-DC converter met boost VFM controle, en alle apparaten zijn geïntegreerd in de chip (spoel-en uitgang van de condensator niet inbegrepen).indien de output condensator (filteren cap) hetzelfde is, hoe de output rimpelvoltage verlagen?veel dank.

groeten,

 
Posiadacze kont w bankowości internetowej Millenet powinni się mieć na baczności - ostrzegają eksperci firmy ESET, którym udało się przechwycić wiadomości phishingowe służące wyłudzeniu danych do logowania w serwisie Banku Millennium. Niefrasobliwość może tu słono kosztować.

Read more...
 
De meest efficiënte manier van afnemende productie rimpeling in switchmode DC-DC converter is het gebruik van LC-filters.Andere optie, hoewel niet zo efficiënt als LC, is de lage ESR condensatoren werkzaam zijn en verschillende condensatoren verbinding te maken met een bredere frequentiebereik te dekken.
Groeten,
IanP

 
hallo, IanP, dank u wel in de eerste plaats!

in deze converter, hoofdgroepen (referentie generator, error versterker, oscillator, VFM controllers, power SW en SR, ...) inbegrepen.Als de externe spoel en condensator zijn ongewijzigde, hoe deze internel blokken invloed op de output rimpel, en hoe hierin verbetering te brengen?Thanks in advance.

groeten,

 
Als switchmode circuit schakelt van ON naar OFF de enige onderdelen die van invloed zijn op de rimpeling niveau zijn de externe spoel (s) en condensator (s).
Misschien ben ik niet op de hoogte van iets, maar ik zie geen manier waarop u in staat zullen zijn om de rimpeling niveau door Improvment in het ontwerp van het schakelcircuit verlagen.
Zie de onderstaande golfvormen ..
Groeten,
IanP
Sorry, maar je moet inloggen om deze gehechtheid

 
er zijn een hoop lawaai bron in SMPS, zoals de grond stuiteren, feedback, ruis, ruis te schakelen ....Maar in het algemeen, de SMPS is een gesloten lus bemonsterd-data systeem dat is net als PLL.lawaai in de lus met uitzondering van de output node zal worden verminderd met de feedback lus, die laag is pass.
Toch moet het lawaai als eerste idenfied waar het is ontstaan in de SMPS, meestal check ur VCC en GND, feedback pad, compensatie netwerk zal nuttig zijn als de eerste stap in debugging ur SMPS.

hoop dat deze hulp

 
In adition naar de vorige antwoorden, kunt u ook overwegen adition van een lineaire Post Regulator

 
Conversie frequentie speelt ook haar eigen rol en laten spelen met de vereisten op lage ESR capasitors, die vergelijkbaar zijn in de prijs met geschakelde controller chips.Het is mogelijk om meerdere capasitors gebruiken parallel te verminderen als gevolg ESR.

 
U kunt gebruik maken muti-fase klok voor het genereren van de uitgangsspanning

 
Is er een probleem in het verbinden van diverse ontkoppeling condensatoren voor een breed frequentiebereik in parallel?

Stel dat u aansluit 10UF, 0.1uF, 1nF parallel.De condensatoren heeft verschillende SRF.Is de combinatie van de condensatoren in parallel kan schade veroorzaken dan helpen?

Bedankt,
Jim

 

Welcome to EDABoard.com

Sponsor

Back
Top