Hoe te vereenvoudigen deze logica vergelijking?

E

EDA_hg81

Guest
Hoe te vereenvoudigen deze logica vergelijking?

Uit <= S (6) xor S (6) xor S (6) xor S (7)

Denkt u dat het kan worden vereenvoudigd tot:

Uit <= S (7)

Bedankt

 
het gelijk is aan s (7) bar

s (6) xor s (6) opbrengsten 0 altijd,
0 xor s (6) geeft een 1
1 xor s (7) opbrengsten s (7) bar.

de simulatie bleek een output gelijk is aan s (7) bar.

check this out en corrigeer me als worng, en als dat assignemnt dont werkzaamheden als expalined.
maar de output altijd leverde s (7) bar.

 
het bovenstaande is niet correct

omdat

s (6) xor s (6) opbrengsten 0 altijd => ok
0 xor s (6) geeft een 1 => niet ok maar 0 xor s (6) =
S (6)
1 xor s (7) opbrengsten s (7) bar => en dus resultaat = s (6) xor s (7)

gegroet

 
Als een bewijs, demorgans zou worden

als A = s (6) en B = s (7)

A XOR A XOR A =
(((A-A) (-AA)) .- A) (- ((A-A) (-AA)). A)

we weten A.-A =-AA, A-A = 0, 0.A = 0,
1 A = A

=> (0 0) *- A - (0 0) * A
=> 0 1.A = A

dus antwoord is A XOR B => s (6) xor s (7)

Leuk om te weten soms theorie overeenkomt met de werkelijkheid!

 
goede geduld ..<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Lachten" border="0" />

Trek *

 

Welcome to EDABoard.com

Sponsor

Back
Top