hoe te simuleren en te verifiëren of een DSP CPU-hardware

P

petrelflying

Guest
Nu hadden we het ontwerpen van een CPU-hardware voor het bestuderen van met een gelijkaardige structuur als ARM.
Hoe kan ik simuleren en te verifiëren zijn functie?
We hebben niet genoeg tijd om te schrijven van een C-model voor de simulatie van haar gedrag.
Is er nog andere manieren?THXToegevoegd na 13 minuten:We willen vooral weten te veranderen van de waarden van het resultaat in het geheugen, met inbegrip van het algemeen register
Thans heel veel!

 
Hoi,

1) Gaat u om te beginnen met het schrijven van een processor RTL?

in dat je kunt schrijven enkele taken in verilog TB aan de registers veranderingen zien in?

Dank & groet
yln

 
Hebt u een Instruction Set Simulator van deze up??
Als ja je kan code uitvoeren in zowel RTL en ISS en vergelijk het register stack na elke instructie.Goede code voorbeelden, zou zijn om willekeurige code te testen compiler assebmy etc

 
Als je moet vragen, is dit niet een productie-project

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Knipoogje" border="0" />Anders moet je geautomatiseerde testbenches, intensief gebruik van code coverage ...probeer Specman

 

Welcome to EDABoard.com

Sponsor

Back
Top