Hoe te realiseren op de wafer-test voor een 4GHz klok?

D

DZC

Guest
circuit.

Hallo, ik wil buit een hoge snelheid Inschakelduur corrector
circuit..

Het proces is 0.18um CMOS.
.

De hoogste input en output klok frequentie kan oplopen tot 4GHz.

Op wafer probe test zal worden gekozen.

Maar ik heb geen idee hoe ik op de I / O-circuit gebouwd.
Kan ik gewoon te raken van de ESD-circuit of die circuit moet ik gebruiken ESD?
Hoeveel parasitaire condensator van de PAD en sonde moet ik overwegen?
Elke otherthing moet ik zorgen?Bedankt voor al je vriendelijk commentaar.

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top