H
hanjiemy
Guest
Hi all,
Ik wil het ontwerp van een type-2 PLL die bestaat uit PFD (algemeen), Charge Pump, passieve LPF (2order), LC-tank VCO, feedback Divider N.
Ik weet ICP = 50uA, VCO winnen = 40MHz / v, VCO uitgang frequentiebereik is 150MHz-220MHz, Z (LFP) = (1 sRC2) / (C1 C2) s (1 sRC1C2 / (C1 C2)) ), dan is R = 10k C1 = 10nF, C2 = 39nF.
Bereken ik: t1 = 79.6us; t2 = 390us en
Loop BW is 904Hz, is recht?en fase Marge?
thank u very much!
Ik wil het ontwerp van een type-2 PLL die bestaat uit PFD (algemeen), Charge Pump, passieve LPF (2order), LC-tank VCO, feedback Divider N.
Ik weet ICP = 50uA, VCO winnen = 40MHz / v, VCO uitgang frequentiebereik is 150MHz-220MHz, Z (LFP) = (1 sRC2) / (C1 C2) s (1 sRC1C2 / (C1 C2)) ), dan is R = 10k C1 = 10nF, C2 = 39nF.
Bereken ik: t1 = 79.6us; t2 = 390us en
Loop BW is 904Hz, is recht?en fase Marge?
thank u very much!