Hoe te meten PLL's jitter kenmerken?

H

Hughes

Guest
Hoe te meten PLL's jitter kenmerken?

In Hsiang-Hui Chang's papier: "Een breed bereik Delay-Locked Loop met een vaste Latency van One Klok Cycle", vond ik een jitter histogram als weergegeven in de bijgevoegde figuur.Ik weet niet hoe je dit histogram.En wat doet de verticale as voor staat?

Elke input wordt gewaardeerd.
Sorry, maar je moet inloggen om dit onderdeel te bekijken koppelingseisen

 
Verticale as is spanning.Je krijgt een stuk als dit door uw bereik op gang te brengen over de toenemende rand, in te zoomen op de rand van de golfvorm dat imediattely volgt de triggerflank en het draaien op de "Infinite Persistentie" (soms "Analoge Persistentie") functie van het toepassingsgebied .Dat maakt het overlay de golfvormen verkregen uit maximaal triggering.De breedte van de persistentie sporen geven u de periode van jitter.

 
Een betere manier zou zijn om gewoon het meten van de fase geluid en het omzetten van dit frequentiedomeinen informatie in tijd domein jitter.Het zou nauwkeuriger.Er zijn documenten die beschrijven deze techniek.

 
Is deze meting waar?
verzadigen van de ADC van de omvang (bijvoorbeeld 20mV/diV zal 200mV volledige schaal die opbrengst hoog kwantisering lawaai).

Jimmy

 
sommige oscilliscope hebben historgram.en je kunt "overlapping" Klok signaal vinden jitter

 

Welcome to EDABoard.com

Sponsor

Back
Top