Hoe kan ik een volledig differentieel opamp meten?

C

cmosbjt

Guest
Ik kreeg een volledig differentieel opamp chip. willen de prestaties te testen. Wat is de praktische opstelling voor de testbank? het testen van de specs zoals: DC versterking, freq response, fase marge, common-mode feedback freq response ... Bedankt
 
Setup subcircuits te implementeren: VCM = (Vp + Vm) / 2 en Vdm = Vp - Vm en vice versa voor VCM / VDM tot vp / vm. Dan kunt u voeden de versterker signalen in termen van VCM / Vdm en ook de output in termen van Vout_cm en Vout_dm, in plaats van Vp / Vm
 
Allen's boek, "CMOS analoge circuit design" hoofdstuk zes is gesproken over de simulatie en testen van CMOS opamp, misschien zult u geïnspireerd worden
 
[Quote = lladnar23] Setup subcircuits te implementeren: VCM = (Vp + Vm) / 2 en Vdm = Vp - Vm en vice versa voor VCM / VDM tot vp / vm. Dan kunt u voeden de versterker signalen in termen van VCM / Vdm en ook de output in termen van Vout_cm en Vout_dm, in plaats van Vp / Vm [/quote] Bedankt, maar ik ben nog steeds niet duidelijk hoe de meting testbank setup. Enig idee?
 
U kunt gebruik maken VCVS elementen (Exxx in HSPICE):.. Subckt differentialsense vd vc vp vm e1 vc 0 vol = '(v (vp) + v (vm)) / 2 "e2 vd 0 vp vm 1 eindigt differentialsense subckt differentialforce. vp vm vd vc e1 vp vc vd 0 0.5 e2 vm vc vd 0 -0,5. eindigt differentialforce
 
Cadans hebben na een aantal materialen over het testen van volledig verschillende opamp gebruikt in de gebied van communicatie, kunt u zoeken in het forum.
 
Is de aanpak van het testen van de chip en simuleren van een circuit hetzelfde? Hoewel ze zijn gebaseerd op dezelfde formule en theorie.
 
Het lijkt erop dat iedereen het over de simulatie setup. Kan iemand praten over meetopstelling alstublieft?
 
Ik kreeg een volledig differentieel opamp chip. willen de prestaties te testen. Wat is de praktische opstelling voor de testbank? het testen van de specs zoals: DC versterking, freq response, fase marge, common-mode feedback freq response ... Bedankt
 
Setup subcircuits te implementeren: VCM = (Vp + Vm) / 2 en Vdm = Vp - Vm en vice versa voor VCM / VDM tot vp / vm. Dan kunt u voeden de versterker signalen in termen van VCM / Vdm en ook de output in termen van Vout_cm en Vout_dm, in plaats van Vp / Vm
 
Allen's boek, "CMOS analoge circuit design" hoofdstuk zes is gesproken over de simulatie en testen van CMOS opamp, misschien zult u geïnspireerd worden
 
[Quote = lladnar23] Setup subcircuits te implementeren: VCM = (Vp + Vm) / 2 en Vdm = Vp - Vm en vice versa voor VCM / VDM tot vp / vm. Dan kunt u voeden de versterker signalen in termen van VCM / Vdm en ook de output in termen van Vout_cm en Vout_dm, in plaats van Vp / Vm [/quote] Bedankt, maar ik ben nog steeds niet duidelijk hoe de meting testbank setup. Enig idee?
 
U kunt gebruik maken VCVS elementen (Exxx in HSPICE):.. Subckt differentialsense vd vc vp vm e1 vc 0 vol = '(v (vp) + v (vm)) / 2 "e2 vd 0 vp vm 1 eindigt differentialsense subckt differentialforce. vp vm vd vc e1 vp vc vd 0 0.5 e2 vm vc vd 0 -0,5. eindigt differentialforce
 
Cadans hebben na een aantal materialen over het testen van volledig verschillende opamp gebruikt in de gebied van communicatie, kunt u zoeken in het forum.
 
Is de aanpak van het testen van de chip en simuleren van een circuit hetzelfde? Hoewel ze zijn gebaseerd op dezelfde formule en theorie.
 
Het lijkt erop dat iedereen het over de simulatie setup. Kan iemand praten over meetopstelling alstublieft?
 

Welcome to EDABoard.com

Sponsor

Back
Top