hoe het ontwerp van de macht systeem van een FPGA boord?

L

leoz

Guest
De FPGA (XC3S1500) op het bord behoeften 1.2V, 2.5V en 3.3V voedingen, en de config PROM behoeften 1.8V.De ARM7 (LPC2106) op het bord behoeften 3.3V en 1.8V leveringen.
Kan ik gebruik 6 mic29502 (een LDO regulator) chips te transformeren 5v macht om al deze 6 macht de vraag te voldoen?Als ik een fout maak, help voor de levering van een nieuwe regeling.
Thanks in advance!
Leoz

 
Power Management: TI Power Management Solutions voor FPGA's

Texas Instruments biedt eenvoudig aan de macht management oplossingen gebruiken voor het voeden van de nieuwste high performance FPGA's.Powering een FPGA kan lastig zijn, aangezien het energieverbruik afhankelijk van de klokfrequentie, toggle tarieven, routing, I / O-macht, en gebruikte middelen.TI heeft ontwikkeld nuttige tools voor de selectie van het power management oplossing en adres bezorgdheid te vereenvoudigen, zoals in-rush stroom en spanning oprit tarief eisen.http://www-s.ti.com/sc/techlit/slpb008.pdf

 
Zie ook laatste Xilinx XCELL Journal
oplossing voor Intersil en Nationale
http://www.national.com/appinfo/power/xilinxfpga.html
voor Power Management Design Guide voor Xilinx FPGA's

 
Vergeet niet dat FPGA stroomverbruik is als burst mode, dus gebruik goede lage ESR cap.
Ik heb ervaring met TI voor FPGA bord dus ik ben het eens met - Dainis ga naar
TI power management oplossingen voor FPGA's.

moda

 

Welcome to EDABoard.com

Sponsor

Back
Top