Hoe het bereiken van de stroom van schematische tot AutoIndeling?

S

Smilodon

Guest
Hi all,

Mijn team zal het bereiken van een analoge verdeler met de analoge methode door cadans simulatie.Mijn vraag is wie weet de stroom van schematische aan auto P & R te bereiken?Dat wil zeggen, zal schematische ontwerper geef me een schematische, hoe kan ik het bereiken van de lay-out met april tool zoals Astro of Encounter van schema?Voor het schema is enorm veel zal met behulp van aangepaste lay-out nemen veel tijd.

Bedankt!

 
Każda strona potrzebuje dobrego call to action. Ale w jaki sposób zachęcić użytkowników do działania, na którym nam zależy? Jak przygotować wezwanie do działania, które będzie skuteczne?

Read more...
 
Bevordering van een oud onderwerp door het geven van een eerste reactie op het...

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Lachten" border="0" />Cadans heeft een reeks van producten uit de NeoLinear Overname genoemd NeoCircuit en NeoCell dat precies hetzelfde doet.Het duurt in een transistor-niveau schematische netlist met gespecificeerde W / L ratio's en onderdelen, zoals caps en weerstanden en hoofdzakelijk gegenereerd een lay-out van.Ik ben er niet zeker van hoe populair het product is, maar ik weet van een paar bedrijven die hebben geïnvesteerd in.

Ik denk dat deze vraag wellicht meer relevant in het Analog Circuit Design forum.

--
ay
Last edited by Adam.Yakuvitz op 16 juni 2007 9:12; bewerkten in totaal 1 keer

 
Laker?van silicium Canvas?
Hebben ze een product dat transistor niveau schematisch neemt en omzet in lay-out?Kunt u mij laten weten de naam van het product.Ik zou graag in het experimenteren met dit.Is het product Laker stabiel?
--
ay

 
Analoge circuit kan niet uitgevoerd door AutoIndeling (of de locatie en route) als digitale circuit.Er zijn enkele techniek om upthe lay-out proces snelheid zoals het gebruik van pcell, schematische rijden layout (SDL) etc, snelle auto plaats en route als Cadence IC craftman.Maar eigenlijk je moet doen met de hand.

 
beta1,

De NeoCell product uit Cadence Virtuoso verondersteld wordt te doen wat u zegt, dat is de reden waarom ik beantwoord de oorspronkelijke vraag.NeoCell neemt een analoge cel schematisch en met zware beperkingen en begeleiding te kunnen vertalen naar een fysieke synthese.Noem het auto-cel-synthese en de plaats en de route voor het analoge domein.Deze tool echt has'nt gevangen op omdat Analoge ontwerpers moeten de flexibiliteit voor aanpassing.

Corrigeer me als ik het mis heb, maar hier is de datasheet.
http://www.cadence.com/datasheets/4922_VirtuosoNeoCell_DSfnl.pdf

Ook laat het me weten als je een kans om uit te proberen NeoCell, die naar mijn inzicht is geïntegreerd in Virtuoso platform als een add-on hebben gekregen.
--
ay

 
Het voornaamste probleem te gebruiken Neocell is de steun van PDKs.
TSMC niet steunen, en hun Pcell zijn niet compatibel.
Het vlaggen een fout bij het gebruik ervan.

Echter, voor een opamp, duurt het 1 uur om alle bijpassende invoeren, goed, wacht-ring, overspraak, draad breedte, Power Line kenmerk (breedte, hoogte cel, ...) ...
Dan, analoge P & R verwerking nemen weer 1 uur.
Dus, het is een beetje sneller dan handmatige routing, met behulp van VXL en Pcell.

OkGuy

 

Welcome to EDABoard.com

Sponsor

Back
Top