Hoe groot de PBO's en NMOs in EVENMIN NAND XNOR poorten?

I

isaacnewton

Guest
Het gaat om digitale poorten ontwerp.

Voor Inverter, kunnen we de omvang van de (W / L) en P (W / L) n volgens vijfde, Delay eis.Maar voor NOR, NAND, XOR poorten, omdat er meer transistors op deze poorten, het lijkt erop dat het niet gemakkelijk om te kiezen voor de voor-waarden (W / L) en P (W / L) n.

 
Normaal ontwerp je een omvormer te hebben gelijke opkomst en ondergang tijden.Dit is de meest algemene benadering.Minimale lengte kanaal kan worden gebruikt als u wilt bereiken maximale snelheid.Kanaal breedtes afhankelijk van de sterkte drive die u wilt hebben voor een bepaalde maximale snelheid.

Het ontwerp van een eventuele andere poort functie, zodra u de omvormer ontworpen, transistor in serie moeten dezelfde gelijke grootte verhouding dan de omvormer.Bijvoorbeeld, voor een 2-input NAND, als twee NMOs transistoren zijn connecter in serie, elke individuele transistor moeten twise de grootte van de omvormer NMOs.De tweeledige zaak is voor de NOR.De EXOR kunnen bouwen van een AND en een paar NOR.

 
U kunt verwijzen naar "CMOS geïntegreerde schakelingen analyse en design" chap.7

 
Dit is de meest populaire vraag in een IC-ontwerp sollicitatiegesprek

 
indien het gebruik in kleine belasting.gebruik gewoon de grootte.

 
Hoi

vuistregel de verhouding w / l PBO's: w / l NMOs = 3:1

 
vuistregel de verhouding w / l PBO's: w / l NMOs = un / omhoog

 
Ik denk dat het afhangt van
1.de lading.je moet grote mos te besturen grote cap belasting.indien de belasting minimaal is, kunt u minimaal mos.
2.de drive capaciteit van uw vorige fase.zij moet in staat om deze poort als een belasting op een bepaalde snelheid.oppassen dat je de vorige stap kan nodig zijn om te rijden veel poorten tegelijk.
3.dan kun je kiezen voor de verhouding tussen N en
P.

Net gesimuleerd en de zwenking groter percentage van 0 tot 1 is gelijk aan die van 1 tot 0.
4.meerdere fasen kan nodig zijn als een stadium niet kan besturen van een grote belasting.

 
Beginnen met het ontwerpen van de transmissie poorten ..dan zien wat je nodig hebt ...snelheid of de huidige?snelheid -> kleine, hoge huidige -> groot.zal er glitch in de Ouput van de transmissie-poorten kunt u een omvormer naar constante output ..(kleine afmetingen mogen worden oke ....).Ik vind dat aantal transistor enigszins doet er niet toe omdat ULSI ...
srivatsan

 

Welcome to EDABoard.com

Sponsor

Back
Top