Hoe definiëren max_fanout max_transition max_capacitance?

R

roger

Guest
Lieve:

Hoe te definiëren max_fanout / max_transition / max_capacitance
in het ontwerp, geef me wat advies of ervaring.BR

 
U hoeft niet aan, als er een had moeten worden gedefinieerd in de techonology bibliotheek.Soms wilt u misschien max. overgang overgang beperkingen ingesteld voor de prestaties doel.

 
Roger wrote:

Lieve:Hoe te definiëren max_fanout / max_transition / max_capacitance

in het ontwerp, geef me wat advies of ervaring.BR
 
Ontwerp regels zijn opgenomen in de verkoper technologie bibliotheek
om ervoor te zorgen dat het product voldoet aan de specificaties en werken
zoals bedoeld.Typische design rules inperken overgang keer
(set_max_transition), fanout belastingen (set_max_fanout), en
capacitances (set_max_capacitance).Deze regels specificeren
technologische eisen die je niet kan schenden.
(U kunt echter opgeven strengere beperkingen.)

Voor meer info zie DC handleiding!

 
De max_fanout / max_transition / max_capacitance beperkt is in de bibliotheek.Het is een harde beperken.
In het ontwerp kunt u ze beperken in de max. bereik.
zoals de behoefte van de hoge frequentie, kunt u beperken max. fanout <4 (3), max_transition <1 / 10 * cyclus peroid, max_capacitance <4 eenheidscel gebied.

 
visualart wrote:

De max_fanout / max_transition / max_capacitance beperkt is in de bibliotheek.
Het is een harde beperken.

In het ontwerp kunt u ze beperken in de max. bereik.

zoals de behoefte van de hoge frequentie, kunt u beperken max. fanout <4 (3), max_transition <1 / 10 * cyclus peroid, max_capacitance <4 eenheidscel gebied.
 
De waarde van deze parameters is van de bibliotheek u aangenomen, en zij hebben geen relevantie met uw ontwerp, maar je kon een strengere waarde vast te stellen volgens uw ontwerp.

 
Typische ontwerp regel scenario's
set_max_fanout en set_max_transition commando's
set_max_fanout en set_max_capacitance commando's
Typisch, een technologie bibliotheek wordt een standaard max_transition of max_capacitance, maar niet beide.Om het beste resultaat, niet mengen max_transition en max_capacitance.

 
U kunt de doelstelling bibliotheek bijvoorbeeld vi tsmc25_typ.lib bewerken en je zult veel zie de tabel in de bibliotheek, de twee dimionsation van tafel is de overgang tijd en belasting capaciteit, zodat accroding aan uw timing kun je wat capaciteit, is de overgang goed voor het definiëren van uw ontwerpen.

 
als je commando report_constrian gebruik in DC, kunt u DRC van tech-lib

 
heb je de syntaxis of de figuur?

normaal, binnen ur tech bibliotheek, de waarden zijn er.

wanneer u een waarde die lager is dan de in de bibliotheek te definiëren, zal DC jst genegeerd.

Dat betekent, moet de waarde altijd stricten dan de in de bibliotheek, of het zal worden genegeerd door DC.

 
Ik gebruik set_max_transition in mijn ontwerp te verlagen stroomverbruik.

 
wkong, waarom de beperking van de set_max_transition zal bijdragen tot de macht verminderen consumptie?

 
Ik denk dat de overgang meer tijd is, hoe duur NMOS en PMOS zijn beide grote werken en de huidige zal duren meer tijd.Macht is dus veel meer tijd in een overgangsfase.

 
Ik dacht set_max_transition oorzaak het model te gebruiken cellen met sterkere drijvende kracht, die op hun beurt verbruiken meer stroom

<img src="http://www.edaboard.com/images/smiles/icon_redface.gif" alt="Pijnlijk" border="0" />Hebt u gecontroleerd uw verklaring met report_power?of het is een algemene praktijk in de industrie?

 
Slechts door de praktijk, geen theorie.Het hangt af van uw ontwerp en Standard Cell bibliotheek.

 

Welcome to EDABoard.com

Sponsor

Back
Top