High-speed PCB ontkoppeling caps selectie?

J

JohnG300c

Guest
Hoi,

Ik ben
bezig met een bord met een Cyclone II en zal ik moeten kiezen ontkoppeling condensatoren voor.Ik
ben van plan om gebruik FR4 met een vermogen en GND vliegtuig.Na een eerlijke beetje studie lijkt het alsof ik moet gebruiken 0.1uF, 0.01uF en 0.001uF lage VSV / ESR condensatoren.De prijs van deze condensatoren widly verschillen; de AVX caps lijkt perfect geschikt voor de job, maar ze zijn outrageously duur $ 2,50 per stuk (!).Pepper de raad met deze en het ontwerp zal worden duurder ...

Kan iemand voorbeelden geven van goede ontkoppeling doppen die meer prijs effectief?

Mijn FPGA heeft twee 16-bits-bussen en een 8-bits bus (alle punt-tot-punt-signalen).

Bedankt,
/ John.

 
voor hogere frequenties, gebruik dan 0402 grote condensatoren.maak uw stackup meer kracht voor ontkoppeling: een GND vlak en een powerplane zeer dicht ligt bij dat oppervlak waar de condensator is.(gebruik dunne dielectrics).deze manier de Vias naar de vliegtuigen worden korter, dus de montage inductantie is kleiner.
voor zeer effectieve ontkoppeling in sommige toepassingen zijn er LICC condensatoren.but i dont denk dat je het nodig hebt voor een FPGA.

Als u werkt met Xilinx, en je hebt al de HDL-project, de ontwikkeling instrument kan een verslag over de ontkoppeling nodig condensatoren / spanning spoor.Misschien is het @ ltera gereedschap heeft het ook.

 
Lees dit document
http://download.micron.com/pdf/technotes/TN0006.pdf

 
Dankzij avesat en Buenos.I pretty much al weet dat ik zal moeten GND / VCC vliegtuig en dat ik zal moeten drie verschillende maten caps (0.1uF, 0.01uF en 0.001uF).Ik zal er ook voor kiezen de lagere inductantie reverse geometrie condensatoren (0306, 0508 enz.), maar wat ik moet weten is wat condensator leverancier te kiezen.De AVX caps zijn extreem duur op $ 2,50 per stuk.Op het moment heb ik een selectie gemaakt, maar
ik weet niet zeker of ik moeten uitgeven $ 2,50 op elke condensator of goedkoper ($ 0,20) reverse geometrie caps van andere leveranciers zullen ok.Sommige zelfs niet specificeren impedantie curves ...

Wat doppen worden gebruikt in de "echte ontwerpen"?

 
ontkoppeling condensator --
multi pole
http://www.edaboard.com/viewtopic.php?t=111144

Big-V-methode
http://www.x2y.com/bypass/method/bypass_filter_design.pdf

DMB
http://home.att.net/ ~ inovak/papers/DCE06_TF-MP3_SUN_web.pdf

 
"DMB
http://home.att.net/ ~ inovak/papers/DCE06_TF-MP3_SUN_web.pdf "
of u kunt lezen schrijvers boek.zijn ongeveer 110 $
(Http://www.amazon.com/Frequency-Domain-Characterization-Distribution-Networks-Microwave/dp/1596932007/ref=pd_bbs_sr_1?ie=UTF8&s=books&qid=1196855067&sr=8-1) en zijn meer gedetailleerd.

 
Thanks guys.Ik heb de PDF's en het boek.Van wat ik gelezen heb tot nu toe lijkt het er op dat een groot aantal live experimenten met de PCB is vereist voor het bereiken van lage-Z ontkoppeling over het gehele bereik van de frequenties die kunnen veroorzaken VCC lawaai en EMI.In het bijzonder
hebben we cant ervoor te zorgen dat de polen van de dop impedantie niet samenvallen die ertoe kunnen leiden trilling in de kracht vliegtuig.Een advies over dit?

 
denkt u dat de caps trilling veroorzaken in de vliegtuigen?-i dont think so, maar misschien.
oscillaties afhangen meer op het vlak geometrie, zodat ze worden genoemd als "resonantiekringen modi".
u kunt controleren resultaat impedantie en resonante modi met de cadans allegro PI-optie, of met de Ansoft Siwave software.

 
buenos, geen verschillende condensatoren hebben verschillende eigenschappen (zoals ESR) die ervoor zorgen dat ze resoneren met de C en VSV?Van wat ik gelezen heb, moet men kiezen ontkoppeling condensatoren met niet te laag ESR omdat ze meer kans te oscilleren in het geval dat de impedantie dip samenvallen met twee of meer caps?Dit alles maakt me geloven dat het enige zekere manier om een stabiele PCB is om daadwerkelijk meten van de impedantie van de ontkoppeling caps als een frequentie wordt geveegd in de PCB-macht vliegtuig.

Of misschien is dit overkill?De snelste delen van mijn ontwerp is een SDR SDRAM draait op 120 MHz (aangedreven door een Cyclone II FPGA).Rise keer zijn waarschijnlijk rond een ns.Ik begrijp dat voornamelijk EMI wordt verlaagd bij gebruik van een goed ontworpen Stroomverdeling / ontkoppeling systeem?

 
Ik denk dat ik ook gelezen over slechte resonanties tussen buurman condensatoren met verschillende waarden.

je niet hoeft te meten, waarschijnlijk kun je niet doen, maar je kunt de simulatie van de Z (f) het spectrum, met de genoemde software.

ja, decaps verminderen EMI goed.

SDRAM bij de snelheid, je niet hoeft te veel zorgen te maken over de ontkoppeling, de meer kritische boven deze snelheid.Uiteraard hebt u bij het opstellen van de Decap netwerk zorgvuldig.

 

Welcome to EDABoard.com

Sponsor

Back
Top