C
cliffj
Guest
Hoi, jongens
Zoals u kunt zien in het schema, is er een OPA gebruikt in dit bandgap ontwerp.De post silicium validatiegegevens Ik heb voor gelijksoortige vormgeving is in principe prima.Ik bedoel het kan goed werken met wisselende stroomvoorziening of temperatuur (<5mV van 2 ~ 5V en 0 ~ 100degree).Maar het probleem is dat de uitgangsspanning van de bandgap is niet hetzelfde uit sterven om te sterven.(1.1 ~ 1.3 bijvoorbeeld).Heeft iemand dezelfde expericence over deze kwestie?Ik bedoel, als OPA compenseren, of het PSRR, of er moet een lage impedantie buffer van de OPA gebruikt enz. ..Gelieve helpt me dit probleem op te lossen.
klif
Sorry, maar je moet inloggen om dit onderdeel te bekijken koppelingseisen
Zoals u kunt zien in het schema, is er een OPA gebruikt in dit bandgap ontwerp.De post silicium validatiegegevens Ik heb voor gelijksoortige vormgeving is in principe prima.Ik bedoel het kan goed werken met wisselende stroomvoorziening of temperatuur (<5mV van 2 ~ 5V en 0 ~ 100degree).Maar het probleem is dat de uitgangsspanning van de bandgap is niet hetzelfde uit sterven om te sterven.(1.1 ~ 1.3 bijvoorbeeld).Heeft iemand dezelfde expericence over deze kwestie?Ik bedoel, als OPA compenseren, of het PSRR, of er moet een lage impedantie buffer van de OPA gebruikt enz. ..Gelieve helpt me dit probleem op te lossen.
klif
Sorry, maar je moet inloggen om dit onderdeel te bekijken koppelingseisen