eisen voor scannen invoeging van het ontwerp-team?

K

kiranks9

Guest
Ik doe eerst scannen inbrengen.Wat zijn de vereisten voor scannen insetion van het ontwerp team of front-end-team, TEST oogpunt

 
hey eerste ding om te onthouden is dat alle flops moet worden aangesloten in de keten .........
 
hoi,

mijn 2 cent in termen van de eisen voor scan-insertion.

* Je moet ervoor zorgen dat de klokken scan goed worden door-voorbij tijdens scanmode.
* Meestal zal er functionele klok, en scan-klok, als er een scan klok gebruikt gaan worden voor de scan modus dan ervoor moet worden gezorgd dat het zogenaamde scan-klok moet worden aangesloten op alle flops klokken goed en kan worden getraceerd van de poort van uw module of chip van waar u gaat uitvoeren scan-insertie.
* Ik ben er zeker van dat u gaat gebruiken Synchronizer's wanneer er een overdracht van gegevens over klokken en voor het synchroniseren van asynchrone systemen, in deze scenario's moet je overslaan als je deze synchronizers klokken of anderszins reset deze uitgangen synchroniseren niet in staat zou zijn om de slippers goed te bereiken .
* Hang-transparant worden gemaakt tijdens scanmode.
* Resets ook moeten goed worden omzeild en zorgde ervoor dat alle flops correct wordt teruggezet en in een behoorlijke staat tijdens de scan-modus.
* Zorg ervoor dat u een lijst van de flops die je niet wilt invoegen scannen
* Vanaf de tester oogpunt, weet uw maximale scan ketenlengte, betekent wat is het maximale aantal van flip flops kan worden in een keten of zo.
* Hebben een lijst van negedge flops indien gewenst kunt u in een enkele keten als dat ...

Dit zijn enkele van de punten die je nodig hebt om zorg te dragen voordat u scannen of behoefte aan zorg te dragen.

myprayers,

chip design made easy

http://www.vlsichipdesign.com

 
Hallo vriend

Eis / Ingang u vereist van design team is,

1.Of de flops in het ontwerp netlist zijn scan-flop vervangen of niet.Zo niet, u zijn om dat te doen uitoefenen.

2.Specificaties SCAN (Design team / klant kan geven deze informatie.)
Dit omvat de
a) aantal ketens scan moet worden ingevoegd.
b) test pinnen informatie (scan havens zoals TESTMODE, testenable, testin, testout, testclock enz.)

3.Vraag hen over alle drie staat buffers en / of bi-directionele buffers bestaan in het ontwerp?Check ze en stelt ze op basis van eis.

4.Vraag voor alle macro's zoals RAM, ANALOG Macro's enz. Indien bestaat, u zijn voor make-up ur mind voor al het werk gedaan moet worden om deze macro's behandelen.

5.Eventuele bijzondere eisen die moeten worden genomen tijdens het scannen zorg voor dit bijzondere ontwerp.

6.Vraag hen over een drijvende netten die werden verondersteld vast te stellen in een later stadium.Dit komt doordat sommige drijvende netten lekstromen en chip zal trekken zou kunnen beschadigen.Dus u zal verantwoordelijk zijn om na te gaan voor drijvende netten en aan hen rapporteren.

Rust, u zal kwam automatisch kennen tijdens het werk.Succes

-Sunil Budumuru

 

Welcome to EDABoard.com

Sponsor

Back
Top