dynamische latch comparator probleem

O

oskar11

Guest
i made simulaties van dynamische latch comparator.i aangesloten vin-en VREF te vdd / 2.als vin is groter dan VREF , is de uitgang hoog, maar wanneer VREF is groter dan vin , heeft de uitgang niet blijven op nul, volgt kloksignaal.Hoe kan dit probleem oplossen???

 
Kunt u het schema en simulatie resultaten en verklaren in meer detail?

 
Ik denk niet dat je een probleem hebt in de eerste plaats klink comparators worden uitgevoerd door twee inverters aangesloten positieve feedback verband moeten worden vastgesteld per klokcyclus naar een bepaalde waarde (VDD), zodat de comparator heeft twee fasen ingesteld op een
dan de comparator uitgang dus in het eerste geval is een
dan is het ingesteld op een ook in het tweede geval is de comparator is nul, maar in de set een fase dus eigenlijk is het een mooie tweede werkt wanneer u test een differentiële comparator de comparason is tussen het verschil tussen de , - dus je moet hebben
een gemeenschappelijke modus (dc input voor de vier ingangen) en vervolgens de AC-signaal wordt vergeleken.

 

Welcome to EDABoard.com

Sponsor

Back
Top