delen door 40 / 41 met discrete TTL

F

fjpompeo

Guest
Noodzaak om een kloof te bouwen door met discrete 40/41 TTL, ik bedoel als een input gaat van laag naar hoog de input frequentie delen door 41 anders wanneer het laag is delen door 40.

Ik weet dat er ASIC prescalers dat deze manier werkt, maar is zeer moeilijk te vinden dan.

Groeten,

Fernando

 
Delen door 40, 41 of, in het algemeen, door N, kan worden gerealiseerd door CMOS programmeerbare verdeel-door-N counter - de CD4059 ..voor meer details zie haar data sheet ..
http://www.ee.washington.edu/stores/DataSheets/cd4000/cd4059.pdf

Groeten,
IanP

 
Hi IanP,

Heel hartelijk dank voor uw snelle antwoord.Door een lage snelheid CMOS is niet aanvaardbaar voor mijn project, dus ik moet TTL LS of F of zelfs ALS zodat ze zeer snel delen tot 150MHz denk ik.

Groeten,

Fernando

 
U kunt realiseren dat door 2 serieel parallel aangesloten belasting decrementing / verhogen couters uit series die u genoemde of via CPLD chip.

 
Delen door 40 & 41 in een PAL16V8:

| PAL16V8
| In: (RST, E), io: Q [5 .. 0], clock: CLK
| Register: CLK / / Q [5 .. 0]

| Map: Q [5 .. 0] -> Q [5 .. 0]
| (
| N -> 0, RST
| N -> n 1, RST '& (n <39 E)
| N -> 0, RST '& (n> 38 E)
|)Bestand DIV4041.ZIP bevat de volledige broncode, de JEDEC-bestand en de simulatieresultaten DIV4041.LOG

 
Je hoeft alleen iets bouwen als dit:

Neem de uitgang uit de RESET-draad.
Sorry, maar je moet inloggen om deze gehechtheid

 

Welcome to EDABoard.com

Sponsor

Back
Top